ZHCSV24A March 2024 – December 2025 LMK05318B-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
每个基准输入时钟(PRIREF 和 SECREF)都有自己的 16 位基准分频器连接到 DPLL TDC 块。所选基准的 R 分频器输出决定了 TDC 输入频率。为了支持在不同频率的输入之间进行无中断切换,可以使用 R 分频器将时钟分频为 DPLL TDC 输入的单个公共频率。