ZHCSXG8A September   2024  – March 2025 DRV81602-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 SPI 时序要求
    7. 6.7 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 控制引脚
        1. 7.3.1.1 输入引脚
        2. 7.3.1.2 nSLEEP 引脚
      2. 7.3.2 电源
        1. 7.3.2.1 运行模式
          1. 7.3.2.1.1 上电
          2. 7.3.2.1.2 睡眠模式
          3. 7.3.2.1.3 空闲模式
          4. 7.3.2.1.4 工作模式
          5. 7.3.2.1.5 跛行回家模式
        2. 7.3.2.2 复位条件
      3. 7.3.3 功率级
        1. 7.3.3.1 开关电阻性负载
        2. 7.3.3.2 电感式输出钳位
        3. 7.3.3.3 最大负载电感
        4. 7.3.3.4 反向电流行为
        5. 7.3.3.5 并联开关通道
        6. 7.3.3.6 灯泡浪涌模式 (BIM)
        7. 7.3.3.7 集成 PWM 发生器
      4. 7.3.4 保护和诊断
        1. 7.3.4.1 VM 欠压
        2. 7.3.4.2 过流保护
        3. 7.3.4.3 过热保护
        4. 7.3.4.4 过热警告
        5. 7.3.4.5 跛行回家模式下的过热和过流保护
        6. 7.3.4.6 反极性保护
        7. 7.3.4.7 过压保护
        8. 7.3.4.8 输出状态监控
        9. 7.3.4.9 开启状态下提供开路负载检测
          1. 7.3.4.9.1 开启时的开路负载 - 直接通道诊断
          2. 7.3.4.9.2 开启时的开路负载 - 诊断回路
          3. 7.3.4.9.3 OLON 位
      5. 7.3.5 SPI 通信
        1. 7.3.5.1 SPI 信号说明
          1. 7.3.5.1.1 片选 (nSCS)
            1. 7.3.5.1.1.1 逻辑高电平到逻辑低电平转换
            2. 7.3.5.1.1.2 逻辑低电平到逻辑高电平转换
          2. 7.3.5.1.2 串行时钟 (SCLK)
          3. 7.3.5.1.3 串行数据输入 (SDI)
          4. 7.3.5.1.4 串行数据输出 (SDO)
        2. 7.3.5.2 菊花链功能
        3. 7.3.5.3 SPI 协议
        4. 7.3.5.4 SPI 寄存器
          1. 7.3.5.4.1  标准诊断寄存器
          2. 7.3.5.4.2  输出控制寄存器
          3. 7.3.5.4.3  灯泡浪涌模式寄存器
          4. 7.3.5.4.4  输入 0 映射寄存器
          5. 7.3.5.4.5  输入 1 映射寄存器
          6. 7.3.5.4.6  输入状态监控寄存器
          7. 7.3.5.4.7  开路负载电流控制寄存器
          8. 7.3.5.4.8  输出状态监控寄存器
          9. 7.3.5.4.9  开启时开路负载寄存器
          10. 7.3.5.4.10 EN_OLON 寄存器
          11. 7.3.5.4.11 配置寄存器
          12. 7.3.5.4.12 输出清除锁存寄存器
          13. 7.3.5.4.13 FPWM 寄存器
          14. 7.3.5.4.14 PWM0 配置寄存器
          15. 7.3.5.4.15 PWM1 配置寄存器
          16. 7.3.5.4.16 PWM_OUT 寄存器
          17. 7.3.5.4.17 MAP_PWM 寄存器
          18. 7.3.5.4.18 配置 2 寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 建议的外部元件
      2. 8.1.2 应用曲线图
    2. 8.2 典型应用
    3. 8.3 布局
      1. 8.3.1 布局指南
      2. 8.3.2 封装尺寸兼容性
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

DRV81602-Q1 是一款八通道 低侧和 高侧开关,具有集成保护和诊断功能。输出级包含 两个低侧和六个自动可配置高侧或低侧开关(TJ = 25°C 时的典型 RDS(ON) 为 700mΩ)。功率晶体管由带有一个电荷泵的 N 沟道 MOSFET 构建,用于自动可配置和高侧通道。该器件设计用于在低电源电压下运行。器件可以在低电池电压 (VM ≥ 3V) 下保持状态。

通过相应地连接负载,可以将自动可配置开关用于高侧或低侧配置。保护和诊断功能会根据硬件配置自动调整。从高侧驱动负载可以执行开启时开路负载诊断。

16 位 SPI 用于控制和诊断器件与负载。SPI 支持菊花链,从而通过使用相同的微控制器引脚在一个 SPI 链中连接多个器件(以及具有 8 位 SPI 的器件)。SPI 功能仅在具有数字电源时可用。

器件具有连接到两个 可配置 输出端的两个输入引脚。当 nSLEEP 引脚为逻辑低电平时,无论数字电源电压是否可用,均可使用输入引脚来激活通道 2 和 3。利用输入映射特性,可以将输入引脚连接到不同的输出端,或将更多输出端分配到同一输入引脚。在这种情况下,可以使用一个输入信号控制更多通道。

该器件通过开路负载(开启和关闭状态)和短路检测提供负载诊断。对于关闭状态开路负载检测,可通过 SPI 激活内部电流源 IOL。每个输出级都具有短路保护。如果发生过流,受影响的通道会在达到过流检测阈值时关闭,并可通过 SPI 重新激活。

在跛行回家模式运行下,连接到设置为逻辑高电平的输入引脚的通道会在输出重新启动时间过后自动重新启动。每个通道都具有温度传感器,用于保护器件免受过热影响。

表 7-1 产品概要

参数

符号

模拟电源电压

VM

3.0V 至 40V

数字电源电压

VDD

3.0V 至 5.5V
最小过压保护

VM_AZ

42V

最大导通状态电阻 (TJ = 150°C)

RDS(ON)

1.4Ω
标称负载电流(TA = 85°C,所有通道)

IL_NOM

330mA
最大能量耗散 - 重复

EAR

10mJ @ IL_EAR = 220mA
最小漏源钳位电压

VDS_CL

42V

最大源极至接地输出钳位电压

VOUT_CL

-18V

最大过载开关关闭阈值

IL_OVL0

最大总静态电流 (TJ ≤ 85°C)

ISLEEP

4μA

最大 SPI 时钟频率

fSCLK

5MHz