ZHCSV46J July   2007  – June 2025 CDCE925 , CDCEL925

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 EEPROM 规格
    7. 5.7 时序要求:CLK_IN
    8. 5.8 时序要求:SDA/SCL
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 控制终端设置
      2. 7.3.2 默认器件设置
      3. 7.3.3 SDA/SCL 串行接口
      4. 7.3.4 数据协议
    4. 7.4 器件功能模式
      1. 7.4.1 SDA/SCL 硬件接口
    5. 7.5 编程
  9. 寄存器映射
    1. 8.1 SDA/SCL 配置寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 展频时钟 (SSC)
        2. 9.2.2.2 PLL 频率规划
        3. 9.2.2.3 晶体振荡器启动
        4. 9.2.2.4 通过晶体振荡器上拉下拉进行频率调节
        5. 9.2.2.5 未使用的输入和输出
        6. 9.2.2.6 在 XO 和 VCXO 模式之间切换
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 第三方产品免责声明
      2. 10.1.2 开发支持
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 可编程时钟发生器系列器件
    • CDCEx913:1PLL,3 个输出
    • CDCEx925:2PLL,5 个输出
    • CDCEx925:3PLL,7 个输出
    • CDCEx949:4PLL,9 个输出
  • 系统内可编程和 EEPROM
    • 串行可编程易失性寄存器
    • 用于存储客户设置的非易失性 EEPROM
  • 灵活的输入计时理念
    • 外部晶体:8MHz 至 32MHz
    • 片上 VCXO:拉动范围 ±150ppm
    • 高达 160MHz 的单端 LVCMOS
  • 高达 230MHz 的自由可选输出频率
  • 低噪声 PLL 内核
    • 已集成的 PLL 环路滤波器组件
    • 低电平周期抖动(典型值 60ps)
  • 独立的输出电源引脚
    • CDCE925:3.3V 和 2.5V
    • CDCEL925:1.8V
  • 灵活的时钟驱动器
    • 三个用户可定义的控制输入 [S0/S1/S2],例如 SSC 选择、频率切换、输出使能或断电
    • 为视频、音频、USB、IEEE1394、RFID、Bluetooth®、WLAN、Ethernet™ 和 GPS 生成高精度时钟
    • 生成适用于 TI- DaVinci™OMAP™ 和 DSP 的常见时钟频率
    • 可编程 SSC 调制
    • 启用 0PPM 时钟生成功能
  • 1.8V 器件电源
  • 宽温度范围:-40°C 至 85°C
  • 采用 TSSOP 封装
  • 适用于简易 PLL 设计和编程的开发和编程套件 TI (Pro-Clock™)