ZHCSN81A July 2023 – January 2025 ADS131B23-Q1
PRODUCTION DATA
ADS131B23-Q1 的 ADC 的全部三个转换数据可在两个 SPI 帧内读取。ADC1A 和 ADC1B 的转换数据始终作为对后续 SPI 帧中 NULL 命令的响应输出。必须使用 RREG 命令从用户寄存器读取 ADC2A 的转换数据。ADC2A 各种序列阶跃的转换结果存储在从寄存器地址 10h 开始的连续寄存器地址位置中。RREG 命令允许在一个 SPI 帧内读取多达 32 个连续寄存器,这足以读取 ADC2A 所有序列步长的转换数据。图 7-38 显示了一个 SPI 帧序列示例,说明如何读取所有 ADC 转换数据。