ZHCSN81A July 2023 – January 2025 ADS131B23-Q1
PRODUCTION DATA
ADS131B23-Q1 需要主时钟 (MCLK)才能运行。如图 7-1 中所示,ADS131B23-Q1 的主时钟通过以下两种方式之一提供:
各种 ΔΣ ADC 的调制器时钟源自通用主时钟。时钟分频器将主时钟频率 (fMCLK) 除以系数 2,从而产生调制器频率 (fMOD = fMCLK / 2),并且占空比为 50%。
在使用 CLK_SOURCE 位更改时钟源之前,请使用相应的 ADC 使能位禁用所有 ADC,或将器件设置为待机模式,以防止时钟切换过程中出现时钟故障。从外部时钟源切换到内部主振荡器时,在器件切换到内部主振荡器后,保持外部时钟继续运行。
ADS131B23-Q1集成了第二个内部振荡器,该振荡器称为诊断振荡器 (OSCD),用于各种监测和诊断功能。