ZHCUB51 june   2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 概述
  5. 如果您需要协助
  6. DLP LightCrafter DLPC910 EVM (DLPLCRC910EVM) 概述
    1. 3.1  欢迎使用
    2. 3.2  DLP LightCrafter DLPC910 评估模块 (DLPLCRC910EVM) 硬件
    3. 3.3  DLPLCRC910EVM 板
    4. 3.4  运行所需的其他项目
    5. 3.5  DLPLCRC910EVM 连接
    6. 3.6  DLP LightCrafter DLPC910 LED
    7. 3.7  Apps FPGA 触发输入
    8. 3.8  DLPLCRC910EVM HPC FMC 电缆
    9. 3.9  DLPLCRC910EVM 和 DMD EVM 组装
    10. 3.10 将 Apps FPGA 电路板连接到 DLPLCRC910EVM
  7. 快速入门
    1. 4.1 给 DLPLCRC910EVM 上电
    2. 4.2 给 DLPLCRC910EVM 断电
  8. 运行 DLPLCRC910EVM
    1. 5.1 DLPLCRC910EVM GUI 和 Apps FPGA 软件
    2. 5.2 PC 软件
      1. 5.2.1 菜单栏
      2. 5.2.2 图标栏
      3. 5.2.3 主窗口
        1. 5.2.3.1 脚本命令子窗口
          1. 5.2.3.1.1 加载选项卡
          2. 5.2.3.1.2 复位选项卡
          3. 5.2.3.1.3 清除选项卡
          4. 5.2.3.1.4 浮动选项卡
          5. 5.2.3.1.5 控制选项卡
        2. 5.2.3.2 脚本子窗口
        3. 5.2.3.3 状态子窗口
      4. 5.2.4 DLPC910 寄存器
        1. 5.2.4.1 状态/控制 选项卡
          1. 5.2.4.1.1 状态 选项
          2. 5.2.4.1.2 DMD 控制 选项
          3. 5.2.4.1.3 设计 选项
        2. 5.2.4.2 寄存器列表 选项卡
          1. 5.2.4.2.1  DESTOP_INTERRUPT_CLEAR - 0x0000
          2. 5.2.4.2.2  DESTOP_INTERRUPT_SET - 0x0004
          3. 5.2.4.2.3  DESTOP_INTERRUPT_ENABLE - 0x0008
          4. 5.2.4.2.4  MAIN_STATUS (DLPC910) - 0x000C
          5. 5.2.4.2.5  DESTOP_CAL - 0x0010
          6. 5.2.4.2.6  DESTOP_DMD_ID_REG - 0x0014
          7. 5.2.4.2.7  DESTOP_CATBITS_REG - 0x0018
          8. 5.2.4.2.8  DESTOP_910VERSION_REG - 0x001C
          9. 5.2.4.2.9  DESTOP_RESET_REG - 0x0020
          10. 5.2.4.2.10 DESTOP_INFIFO_STATUS - 0x0024
          11. 5.2.4.2.11 DESTOP_BUS_SWAP - 0x0028
          12. 5.2.4.2.12 DESTOP_DMDCTRL - 0x002C
          13. 5.2.4.2.13 DESTOP_BIT_FLIP - 0x0030
        3. 5.2.4.3 设置 选项卡
      5. 5.2.5 Apps FPGA 寄存器
        1. 5.2.5.1 状态/控制 选项卡
          1. 5.2.5.1.1 状态选项
          2. 5.2.5.1.2 PBC 控制 选项
          3. 5.2.5.1.3 行/块操作 选项
          4. 5.2.5.1.4 测试图形 选项
        2. 5.2.5.2 应用寄存器 选项卡
          1. 5.2.5.2.1  APPS_INTERRUPT_CLEAR - 0x0000
          2. 5.2.5.2.2  APPS_INTERRUPT_SET - 0x0004
          3. 5.2.5.2.3  APPS_INTERRUPT_ENABLE - 0x0008
          4. 5.2.5.2.4  MAIN_STATUS (Apps) - 0x000C
          5. 5.2.5.2.5  APPS_CNTRL - 0x0010
          6. 5.2.5.2.6  APPSTOP_PATTERNSEL - 0x0014
          7. 5.2.5.2.7  APPSTOP_TEST_ROWADDR - 0x0018
          8. 5.2.5.2.8  APPSTOP_LOADER_RESET_TYPE - 0x001C
          9. 5.2.5.2.9  DMD_TYPEREG - 0x0020
          10. 5.2.5.2.10 APPS_BUFFER_WSTART - 0x0024
          11. 5.2.5.2.11 APPS_FIFO_BURST - 0x0028
          12. 5.2.5.2.12 APPS_ROW_CTRL - 0x002C
          13. 5.2.5.2.13 APPS_BLK_CTRL - 0x0030
          14. 5.2.5.2.14 APPS_ROW_LOADER - 0x0034
          15. 5.2.5.2.15 APPS_LOAD_TRIG_INTERVAL - 0x0038
          16. 5.2.5.2.16 APPS_EXPOSE_TIME - 0x003C
          17. 5.2.5.2.17 APPS_LOADER_CTRL - 0x0040
          18. 5.2.5.2.18 APPS_DMD_PARK - 0x0044
          19. 5.2.5.2.19 APPS_EXT_RST_EVT - 0x0048
          20. 5.2.5.2.20 APPS_BUILD_DATE - 0x0080
          21. 5.2.5.2.21 APPS_VERSION - 0x0084
          22. 5.2.5.2.22 APPS_FIXED_ID - 0x0088
          23. 5.2.5.2.23 APPS_GPIF_TEST - 0x008C
    3. 5.3 JTAG 闪存编程
    4. 5.4 SPI 闪存编程
    5. 5.5 AMD Xilinx VC-707 配置 PROM 编程
    6. 5.6 USB 固件编程
  9. 连接器
    1. 6.1  J1 - USB - Micro B USB 2.0 连接器
    2. 6.2  J2 - DLPC910 I2C 连接器
    3. 6.3  J4 - PMBUS (I2C) 连接器
    4. 6.4  J6 - USB GPIO 连接器
    5. 6.5  J8 - 400 位置 FMC 连接器(母头)
    6. 6.6  J14 - 电源(备用)
    7. 6.7  J15 - 电源
    8. 6.8  J17 - JTAG 边界扫描连接器
    9. 6.9  J18 - SPI 编程连接器
    10. 6.10 J19、J20 和 J21 - 风扇连接器
    11. 6.11 J500、J501 - FMC 连接器(公头)
  10. DLPLCRC910EVM 电源要求
    1. 7.1 外部电源要求
  11. 德州仪器 (TI) 相关文档
  12. 缩略语和首字母缩写词
  13. 10安全
    1. 10.1 警告标签

DLPLCRC910EVM 连接

图 3-4 描述了开关和连接器及其各自的位置。备注:DMD EVM 电路板、APPS FPGA 电路板、电源(和电缆)与 USB 电缆不包含在本模块中。

GUID-20230326-SS0I-ZGN9-F5LH-PNRFFZQBTSLK-low.svg图 3-3 DLPLCRC910EVM 连接器(顶视图)
表 3-1 DLPLCRC910EVM 连接器参考
连接器参考 EVM 功能 说明或用途
SW1 Apps FPGA 复位开关 瞬时触点开关,用于复位在连接的 AMD Xilinx VC-707 EVM 上运行的 Apps FPGA GUI 代码。松开后,Apps FPGA 从复位启动。
SW2 8 位置 Apps FPGA 选项 DIP 开关 用于选择 Apps FPGA 选项:
  • SW2_0:MIRROR FLOAT - 微镜浮动启用(默认未启用 = 关闭)
  • SW2_1:LOAD4_ENZ - 负载 4 启用开关。(默认未启用 = 关闭)
  • SW2_2:COMP_DATA - 补充数据(默认未启用 = 打开)
  • SW2_3:NS_FLIP - 上下反转(默认未启用 = 打开)
  • SW2_4:未使用(默认 = 打开)
  • SW2_5:未使用(默认 = 打开)
  • SW2_6:未使用(默认 = 打开)
  • SW2_7:WDT_ENZ - 看门狗计时器启用(默认未启用 = 打开)
默认情况下,位置 1 和 2 处于开关“OFF”位置 [逻辑 1]。
注: 连接到 SW2 的输入在处于“OFF”位置 [逻辑 1] 时,通过上拉电阻器拉至高电平,在处于“ON”位置 [逻辑 0] 时,拉至低电平。当开关处于“OFF”位置 [逻辑 1] 时,位置 0 和 1 不启用;当开关处于“ON”位置 [逻辑 0] 时,位置 2、3 和 7 不启用。
SW3 DMD 锁定 关断此开关会发出 PWR_FLOAT 命令并锁定 DMD 和中断 DLPC910 逻辑。
注: 在使用 SW4 禁用电源之前关断此开关,在使用 SW4 启用电源之前导通此开关。

SW3 关断后,需要使用 SW4 进行完整的下电上电才能恢复运行。

SW4 电源启用开关 启用 DLPLCRC910EVM 上的电源。
注: 在启用电源之前导通 SW3 (PWR_FLOAT - DMD Park),在禁用电源之前关断 SW3。
J1 Micro USB B 连接器 从运行 DLPC910 GUI 的 PC 连接 USB 电缆。
J2 外部 I2C PMBUS I2C 连接器。
J3 Apps FPGA 测试点 0 - 7 Apps FPGA 连接的测试点:
  • GND:引脚 1
  • APPS_TSTPT7:引脚 2 - Apps FPGA DLPC910 触发(输入)
  • APPS_TSTPT6:引脚 3 - 去抖 SW5 按钮(输出)
  • APPS_TSTPT5:引脚 4 - 应用加载程序数据启用(输出)
  • APPS_TSTPT4:引脚 5 - 应用加载程序加载繁忙(输出)
  • APPS_TSTPT3:引脚 6 - 应用加载程序微镜稳定繁忙(输出)
  • APPS_TSTPT2:引脚 7 - 应用加载程序触发(输出)
  • APPS_TSTPT1:引脚 8 - 应用加载程序微镜复位繁忙(输出)
  • APPS_TSTPT0:引脚 9 - 微镜复位激活信号(输出)
  • GND:管脚 10
J4 外部 PMBUS PMBUS 连接器仅用于 TI 开发和测试。
J5 Prom 地址选择 用于 USB 固件加载的 Prom 地址选择 [默认地址 001 - 未填充;地址 011 - 已填充]。
J6 USB GPIO B0 - B7 USB GPIO 接头:
  • GND:引脚 1
  • USB GPIO B7:引脚 2
  • USB GPIO B6:引脚 3
  • USB GPIO B5:引脚 4
  • USB GPIO B4:引脚 5
  • USB GPIO B3:引脚 6
  • USB GPIO B2:引脚 7
  • USB GPIO B1:引脚 8
  • USB GPIO B0:引脚 9
  • GND:管脚 10

这些引脚可供客户定义或将来使用。

J7 DCLKIN 速度选择引脚 1 SPEED_SEL_1 与 J11 (SPEED_SEL_0) 结合使用以选择 400MHz 或 480MHz 运行。路由到 Apps FPGA。

配置:

  • 400MHz:J7 和 J11 已跳接 - DLP6500FLQ、DLP9000X 或 DLP9000XUV(默认)
  • 480MHz:J7 已跳接而 J11 未跳接 - 仅限 DLP9000X 和 DLP9000XUV
注: DLPLCR65FLQEVM 不能在 480MHz 下运行。
J8 DMD EVM 电路板 HPC FMC 连接器 用于连接 DLPLCR65FLQEVM、DLPLCR90XEVM 或 DLPLCR90XUVEVM。
J9 DLPC910 测试点 8 - 15 DLPC910 连接的测试点:
  • GND:引脚 1
  • DLPC_TSTPT8:引脚 2
  • DLPC_TSTPT9:引脚 3
  • DLPC_TSTPT10:引脚 4
  • DLPC_TSTPT11:引脚 5
  • DLPC_TSTPT12:引脚 6
  • DLPC_TSTPT13:引脚 7
  • DLPC_TSTPT14:引脚 8
  • DLPC_TSTPT15:引脚 9
  • GND:管脚 10

保留用于 TI 内部测试和调试。

J10 DLPC910 I2C 地址选择器跳线 选择 DLPC910 I2C 地址:
  • 0x36:未跳接(默认)
  • 0x34:已跳接
    注: 如果已安装,则使用 DLPC910 状态/控制寄存器设置页面更改 I 2 C 地址以便正确运行。
J11 DCLKIN 速度选择引脚 0 SPEED_SEL_0 与 J7 (SPEED_SEL_1) 结合使用以选择 400MHz 或 480MHz 运行。路由到 Apps FPGA。

配置:

  • 400MHz:J7 和 J11 已跳接 - DLP6500FLQ、DLP9000X 或 DLP9000XUV(默认)
  • 480MHz:J7 已跳接而 J11 未跳接 - 仅限 DLP9000X 和 DLP9000XUV
注:

DLPLCR65FLQEVM 能在 480MHz 下运行。

尽管 DLP9000X 和 DLP9000XUV 以 400MHz 的频率运行,但仅 480MHz 运行进行了充分验证。

J12 VSP 启用(不再使用) 不再使用此跳线。
J13 DLPC910 测试点 0 - 7 DLPC910 连接的测试点:
  • GND:引脚 1
  • DLPC_TSTPT0:引脚 2
  • DLPC_TSTPT1:引脚 3
  • DLPC_TSTPT2:引脚 4
  • DLPC_TSTPT3:引脚 5
  • DLPC_TSTPT4:引脚 6
  • DLPC_TSTPT5:引脚 7
  • DLPC_TSTPT6:引脚 8
  • DLPC_TSTPT7:引脚 9
  • GND:管脚 10

保留用于 TI 内部测试和调试。

J14 +12VDC 6 引脚电源连接器(备用) EVM 电源备用输入。[引脚 1、2、3 = GND;引脚 4、5、6 = +12VDC] 请参阅节 7.1
J15 +12VDC 电源输入 EVM 电源输入。[引脚 1 = +12VDC;引脚 2、3 = GND] 请参阅节 7.1
J16 REV_SEL_0 DLPR910 配置 Prom 版本选择跳线。REV_SEL_1 保持低电平。
  • 未跳接 = 0(默认)
  • 已跳接 = 1 - 未使用
J17 JTAG 连接器 用于将 JTAG 编程器连接到 DLPR910 的 JTAG 接头。
J18 闪存配置连接器 SPI 闪存编程连接器。
J19、J20、J21 +12VDC 外部风扇连接器 2 引脚 +12VDC 风扇连接器 [引脚 1 = GND,引脚 2 = +12VDC]
J22 Apps FPGA 复位跳线 跳线 22 可防止 SW1 将连接的 AMD Xilinx VC-707 EVM 上的 Apps FPGA 拉入复位状态。
  • 未跳接 = 允许 SW1 将 Apps FPGA 拉入复位状态(默认)
  • 已跳接 = 防止 SW1 将 Apps FPGA 拉入复位状态
J500 Apps FPGA FMC 连接器 1 DLPC910 连接到 Apps FPGA,USB 并行接口连接到 Apps FPGA 400 引脚 FMC 连接器。
J501 Apps FPGA FMC 连接器 2 DLPC910 连接到 Apps FPGA 400 引脚 FMC 连接器。