ZHCACS0 june   2023 ADC12DJ5200RF , ADC32RF52 , ADC32RF54 , ADC32RF55 , ADC34RF52 , ADC34RF55

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2通过校准确保准确性
    1. 2.1 温度变化
    2. 2.2 外部噪声
    3. 2.3 不稳定的电源
    4. 2.4 机械应力
    5. 2.5 制造差异
    6. 2.6 避免误差
  6. 3校准技术
    1. 3.1 一次性校准
    2. 3.2 前台校准
    3. 3.3 后台校准
  7. 4总结
  8. 5参考文献

总结

高速 ADC 是现代数字系统中必不可少的元件,但 ADC 精度可能会因各种误差而受到影响。校准解决了增益、失调电压、线性和杂散分量(例如 HD2 和 HD3),在改善 ADC 的无杂散动态范围(即 SFDR)方面发挥着至关重要的作用。在以较低发射功率或较长距离运行的系统中,实现高 SFDR 尤为重要,因为高 SPDR 有助于将所需信号与不必要的杂散分量区分开来。内部 ADC 校准方案已成为有效的解决方案,可更大限度地减少这些误差并提高 ADC 性能。但是,温度变化、电源波动和 IC 工艺变化等因素可能会降低或影响校准性能。一次性校准可提供良好的开端,而前台和后台校准可在环境条件发生变化时保持准确性。系统设计人员必须了解并实施适当的校准技术,以减少谐波失真、改善 SFDR,并在未来的设计中使用高速 ADC 实现精确测量。