该器件提供多个系统时钟输出。这些输出时钟总结如下:
- MCU_SYSCLKOUT0
- MCU_PLL0_HSDIV0_CLKOUT (MCU_SYSCLKOUT0) 除以 4 后作为 MCU_SYSCLKOUT0 从器件发出。该时钟输出仅用于测试和调试目的。
- MCU_OBSCLK0
- WKUP_CLKOUT0
- SYSCLKOUT0
- MAIN_PLL0_HSDIV0_CLKOUT (SYSCLKOUT0) 除以 4 后作为 SYSCLKOUT0 从器件发出。该时钟输出仅用于测试和调试目的。
- CLKOUT0
- CLKOUT0 是以太网子系统时钟 (MAIN_PLL2_HSDIV1_CLKOUT) 进行 5 分频或 10 分频。该时钟输出作为外部 PHY 的可选源提供。当配置为作为 RMII 时钟源 (50MHz) 运行时,信号还必须路由回至相应的 RMII[x]_REF_CLK 引脚,以便器件正常运行。
- OBSCLK[1:0]
- AUDIO_EXT_REFCLK[1:0]
- 当配置为输出时提供六个 McASP 高频音频基准时钟之一的选项,MAIN_PLL1_HSDIV6_CLKOUT 或 MAIN_PLL2_HSDIV8_CLKOUT。