ZHDA057 February 2026 AM2432 , AM2754-Q1 , AM625 , AM62A7 , AM62D-Q1 , AM62L , AM62P , AM6442
PHY:指 OSPI 和 QSPI 驱动器的 PHY 模式
QSPI:四线串行外设接口
OSPI:八线串行外设接口
DDR:双倍数据速率
SDR:单倍数据速率
DAC:直接存取控制器
INDAC:间接访问控制器
MiBps:每秒兆字节
PHY:
PHY 模式使用专用计时电路来管理存储器的数据传输。在该模式下,每个参考时钟周期在标准传输中产生一个完整的存储器时钟周期,在双倍速传输中产生半个周期。系统提供四种不同的时序配置,可使用内部信号或来自存储器芯片的外部反馈信号。
启用 PHY 后会绕过输入时钟分频器。因此,有效频率是指输入时钟频率。PHY 调优算法通过改变 rxDLL、txDLL 和读取延迟来计算调优点。欲了解更多相关信息,请参阅以下 FAQ。
TAP:
在 TAP 模式下,在与存储器器件进行数据传输时,使用内部基准时钟计时。如此以来,在标准传输时,会将该基准时钟进行四分频,而在双倍数据速率传输时,会将该基准时钟进行八分频。该模式仅支持直接(非环回)配置,使用基准时钟进行数据采集计时。
启用 TAP 模式后,不会绕过输入时钟分频器。因此,有效频率是输入时钟频率除以输入时钟分频系数。
QSPI:
四线串行外设接口 - 一种使用四条数据线 (DQ0-DQ3) 进行串行数据传输的增强型 SPI 型号。支持单通道/双通道/四通道模式以适应不同传输阶段,在保持向后兼容性的同时,相较于标准 SPI 可实现高达 4 倍的带宽提升。
OSPI:
八路串行外设接口 - 一种使用八条数据线 (DQ0-DQ7) 进行串行数据传输的高级 SPI 型号。支持所有 QSPI 模式和八路模式,可获得更高带宽。在进行源同步数据采集时,可使用或不使用 DQS(数据选通)信号运行。
SDR:
SDR 模式在时钟信号的单一沿传输数据,每根数据线每时钟周期发送一位。这是一种更简单,更传统的时钟方案,可在中等速度下提供良好的可靠性。在八条数据线的八通道 SDR 模式下,理论最大数据速率为每个时钟周期八位。
DDR:
DDR 模式在时钟信号的上升沿和下降沿均传输数据,相较于 SDR 模式有效提升两倍数据吞吐量。在八条数据线的八通道 DDR 模式下,每个时钟周期传输 16 位数据(每边八位 × 两边)。
协议(命令-地址-数据):
协议模式格式为 WR-WR-WR,其中第一个 WR 表示命令位宽和速率,第二个 WR 表示命令修饰符位宽和速率,第三个 WR 表示数据位宽和速率。位宽 (W) 可以是一位或八位。速率 (R) 可以是 SDR 中的 S,也可以是 DDR 的 D。SDR 在上升时钟沿和下降时钟沿传输相同的值,而 DDR 可能在每个边沿传输不同的值。
例如,1S-1S-1S 表示所有相位都使用 1 位宽 SDR。符号 8D-8D-8D 表示所有相位都使用 8 位宽 DDR。
DAC:
直接访问是指数据接口访问时,直接触发对闪存读取或写入的操作。该存储器采用内存映射方式,既可用于访问外部闪存,也可直接执行其中存储的代码。
INDAC:
间接操作模式旨在无需数据接口访问触发即可从闪存读取大量字节。相反,间接操作由软件通过特定的控制/配置间接读取传输寄存器进行控制和触发。读取的数据被存入本地 SRAM 模块,可快速且低延迟地传输至任何外部控制器。