ZHCUD82 August   2025 F28E120SB , F28E120SC , TMS320F2802-Q1 , TMS320F28020 , TMS320F280200 , TMS320F28021 , TMS320F28022 , TMS320F28022-Q1 , TMS320F280220 , TMS320F28023 , TMS320F28023-Q1 , TMS320F280230 , TMS320F28026 , TMS320F28026-Q1 , TMS320F28026F , TMS320F28027 , TMS320F28027-Q1 , TMS320F280270 , TMS320F28027F , TMS320F28027F-Q1 , TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-EP , TMS320F28035-Q1

 

  1.   1
  2.   TMS320F2802x/TMS320F2803x 至 TMS320F28E12x 的迁移概述
  3.   商标
  4. 简介
    1. 1.1 缩写
  5. 中央处理单元 (CPU)
  6. 开发工具
    1. 3.1 驱动程序库(Driverlib)
    2. 3.2 在 IQ_Math 和原生浮点之间迁移
    3. 3.3 嵌入式应用程序二进制接口(EABI)支持
  7. 封装和引脚分配
  8. 工作频率和电源管理
  9. 电源时序
  10. 存储器映射
    1. 7.1 随机存取存储器(RAM)
    2. 7.2 闪存和 OTP
      1. 7.2.1 扇区大小和数量
      2. 7.2.2 闪存参数
      3. 7.2.3 闪存入口点
      4. 7.2.4 双代码安全模块(DCSM)和密码位置
      5. 7.2.5 OTP
      6. 7.2.6 闪存编程
    3. 7.3 引导 ROM
      1. 7.3.1 引导 ROM 保留的 RAM
      2. 7.3.2 引导模式选择
      3. 7.3.3 引导加载程序
  11. 架构增强
    1. 8.1 时钟源和域
    2. 8.2 双时钟比较器 (DCC) 模块
    3. 8.3 看门狗计时器
    4. 8.4 外设中断扩展 (PIE)
    5. 8.5 锁定保护寄存器
    6. 8.6 通用输入/输出(GPIO)
    7. 8.7 外部中断
    8. 8.8 纵横制(X-BAR)
  12. 外设
    1. 9.1 新外设
      1. 9.1.1 直接存储器存取 (DMA)
      2. 9.1.2 模拟子系统互连
      3. 9.1.3 比较器子系统 (CMPSS)
      4. 9.1.4 可编程增益放大器 (PGA)
    2. 9.2 控制外设
      1. 9.2.1 增强型脉宽调制器 (MCPWM)
      2. 9.2.2 增强型捕获模块 (eCAP)
      3. 9.2.3 增强型正交编码脉冲模块(eQEP)
    3. 9.3 模拟外设
      1. 9.3.1 模数转换器 (ADC)
    4. 9.4 通信外设
      1. 9.4.1 SPI
      2. 9.4.2 SCI
      3. 9.4.3 UART
      4. 9.4.4 I2C
  13. 10仿真 – JTAG 端口
  14. 11器件勘误表
  15. 12器件比较概要
  16. 13参考资料

比较器子系统 (CMPSS)

F28E12x CMPSS 相对于在 F2802x/03x 器件上集成了 10 位参考数模 (DAC) 电路的简单模拟比较器,进行了大幅增强。F28E12x 器件上提供了四个可用的 CMPSS 模块。每个模块包含两个比较器、两个参考 12 位 DAC 和两个数字滤波器。CMPSS 模块可用于电压跳闸监测,用于开关模式功率控制和功率因数校正等应用。该模块围绕一对模拟比较器进行设计,可以生成一个数字输出,用于指示正输入端的电压是否大于负输入端的电压。比较器的正输入始终由外部引脚驱动。负输入可由外部引脚或内部可编程的 12 位 DAC 作为参考电压进行驱动。写入 DAC 的值可以立即生效或与 ePWM 事件同步。每个比较器输出均通过可编程的数字滤波器进行馈送,可防止电气开关噪声引起伪跳闸信号。CMPSS 的输出端生成一些提供给 MCPWM 事件触发子模块和 GPIO 结构的跳闸信号。此外,CMPSS 具有 PWM 消隐功能,可以清除和重置 MCPWM 周期边界附近的现有或即将发生的跳闸条件。此外,通过使用模拟子系统互连方案,可以独立选择 CMPSS 比较器的正输入信号和负输入信号。值得一提的是,CMPSS1 模块中 DACL 的输出可以在引脚上输出。