ZHCUD49 June   2025 TRF1108 , TRF1208

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 电源要求
    2. 2.2 设置
    3. 2.3 接口
  9. 3软件
    1. 3.1 软件安装
    2. 3.2 软件说明
      1. 3.2.1 HSDC Pro 概览
      2. 3.2.2 Latte 概述
        1. 3.2.2.1 Latte 快捷方式
  10. 4实现结果
    1. 4.1 评估设置 TRF-LSC-AFE7950EVM 自动配置
      1. 4.1.1 建议的测试环境
      2. 4.1.2 所需硬件
      3. 4.1.3 启动自动配置的步骤
      4. 4.1.4 TXDAC 评估
      5. 4.1.5 RXADC 和 FBADC 评估
      6. 4.1.6 TRF-LSC-AFE7950EVM 手动配置
        1. 4.1.6.1 TSW14J5x DAC 图形设置
        2. 4.1.6.2 将 Latte 连接到板
        3. 4.1.6.3 编译库
        4. 4.1.6.4 对 TRF-LSC-AFE7950EVM 进行编程
        5. 4.1.6.5 修改配置
      7. 4.1.7 使用 HSDC PRO 设置 TSW14J5x
        1. 4.1.7.1 DAC 图形设置和发送
        2. 4.1.7.2 DAC 同步检查
        3. 4.1.7.3 ADC 数据采集
        4. 4.1.7.4 ADC 同步检查
    2. 4.2 状态检查和故障排除指南
      1. 4.2.1 EVM 状态指示灯
      2. 4.2.2 TSW14J56 EVM
    3. 4.3 性能数据和结果
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标

说明

TRF-LSC-AFE7950EVM 评估模块用于评估 TI AFE79xx 系列集成射频采样收发器的性能,该收发器在 RX 上具有 TI TRF1208 单端转差分放大器,在 TX 上具有 TRF1108 差分转单端放大器。AFE79xx 器件支持多达四个发送通道、四个接收通道和两个反馈通道 (4T4R2F),并集成了一个锁相环 (PLL) 和压控振荡器 (VCO),用于生成数据转换器时钟。AFE79xx 集成了八个兼容 JESD204B 和 JESD204C 的串行器或解串器 (SerDes) 收发器。这些收发器能够以高达 29.5Gbps 的速率运行,并通过板载 FPGA 夹层卡 (FMC) 连接器发送和接收数字数据。

该 EVM 包括 LMK04828 时钟发生器,用于为模拟前端 (AFE) 和采集卡(现场可编程门阵列,FPGA)提供参考时钟和 SYSREF。该评估模块 (EVM) 具有单个 5.5V 输入,而且包含完整的电源管理电路。外部时钟选项包括对馈送参考时钟(用于片上 PLL)提供支持。该设计可与 TI 图形和采集卡解决方案(TSW14J56EVM、TSW14J57EVM)以及许多 FPGA 开发套件相连接。