ZHCUD49 June   2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 电源要求
    2. 2.2 设置
    3. 2.3 接口
  9. 3软件
    1. 3.1 软件安装
    2. 3.2 软件说明
      1. 3.2.1 HSDC Pro 概览
      2. 3.2.2 Latte 概述
        1. 3.2.2.1 Latte 快捷方式
  10. 4实现结果
    1. 4.1 评估设置 TRF-LSC-AFE7950EVM 自动配置
      1. 4.1.1 建议的测试环境
      2. 4.1.2 所需硬件
      3. 4.1.3 启动自动配置的步骤
      4. 4.1.4 TXDAC 评估
      5. 4.1.5 RXADC 和 FBADC 评估
      6. 4.1.6 TRF-LSC-AFE7950EVM 手动配置
        1. 4.1.6.1 TSW14J5x DAC 图形设置
        2. 4.1.6.2 将 Latte 连接到板
        3. 4.1.6.3 编译库
        4. 4.1.6.4 对 TRF-LSC-AFE7950EVM 进行编程
        5. 4.1.6.5 修改配置
      7. 4.1.7 使用 HSDC PRO 设置 TSW14J5x
        1. 4.1.7.1 DAC 图形设置和发送
        2. 4.1.7.2 DAC 同步检查
        3. 4.1.7.3 ADC 数据采集
        4. 4.1.7.4 ADC 同步检查
    2. 4.2 状态检查和故障排除指南
      1. 4.2.1 EVM 状态指示灯
      2. 4.2.2 TSW14J56 EVM
    3. 4.3 性能数据和结果
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标

ADC 数据采集

捕获 ADC 输出的步骤如下:

  1. 点击 HSDC PRO ADC 选项卡。图 4-14 简单介绍了“ADC”选项卡。
    TRF-LSC-AFE7950EVM HSDC PRO“ADC”选项卡概览图 4-14 HSDC PRO“ADC”选项卡概览
  2. 选择 AFE79xx_2x2RX_24410 作为器件。
  3. 转到菜单栏中的 Data Capture Options,然后选择 Capture 选项。将采样数(每个通道)设为 16384。点击 OK 按钮。
  4. 选择 16384(在 Analysis 窗口中,位于 GUI 左下角)。
  5. 输入 245.76 M 作为 ADC 输出数据速率。
  6. 点击 Capture 按钮。

由于 FPGA 中可用的 BRAM 内存有限,将捕获大小设置为较低的值(例如 16K)。