ZHCUCZ5 April   2025 DAC39RF12

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容(所需设备)
  6. 2硬件
    1. 2.1 设置过程
      1. 2.1.1  安装 DAC39RF12EVM 配置 GUI 软件
        1. 2.1.1.1 安装和设置 Vivado Lab Tools
      2. 2.1.2  连接 DAC39RF12EVM 和 TSW14J59EVM
      3. 2.1.3  将电源连接到电路板(关闭)
      4. 2.1.4  将频谱分析仪连接到 EVM
      5. 2.1.5  打开 TSW14J59EVM 的电源并连接到 PC
      6. 2.1.6  打开 DAC39RF12EVM 的电源并连接到 PC
      7. 2.1.7  打开信号发生器
      8. 2.1.8  启动 DAC39RF12EVM GUI 并对 DAC EVM - JMODE 0 进行编程
      9. 2.1.9  启动 DAC39RF12EVM GUI 并对 DAC EVM - JMODE 1 进行编程
      10. 2.1.10 启动 DAC39RF12EVM GUI 并对 DAC EVM - JMODE 3 进行编程
    2. 2.2 评估板详细信息:模拟输出
    3. 2.3 FMC 信号路由
  7. 3参考资料
    1. 3.1 商标

将频谱分析仪连接到 EVM

将频谱分析仪连接到 DAC39RF12EVM 的 Aoutp (J1) SMA 连接器。

注:
  1. 一旦 DAC39RF12EVM GUI 配置为所需的 JMODE 模式和时钟频率,即可从 DAC39RF12EVM GUI 获取 FPGA REF 时钟频率。EVM 所需的参考时钟频率会显示在 GUI 的第一页上,如 图 1-1中所示。
  2. 确保使用通用 10MHz 基准对 DEVCLK 和参考时钟源进行频率锁定,以确保功能正常。
  3. 此时请勿打开任何信号发生器的射频输出。
  4. 在所有这些示例中,FPGA REF 时钟 = 160MHz,DAC 采样时钟 = 10.24GHz。