ZHCUCL8 November 2024 TPS25984B
表 4-1 列出了 TPS25984BEVM 电子保险丝评估板输入和输出连接器功能。表 4-2 和表 4-3 介绍了测试点的可用性和跳线的功能。表 4-4 介绍了信号 LED 的功能。
| 连接器 | 标签 | 说明 |
|---|---|---|
| T1 | VIN (+) | EVM 输入电源的正极端子 |
| T2 | VOUT (+) | EVM 输出电源的正极端子 |
T3 | PGND (–) | EVM 的负极端子(输入和输出均为公共端子) |
| 测试点 | 标签 | 说明 |
|---|---|---|
TP1 | S1_P | 用于测量导通电阻的开尔文检测点:主器件 (U1) |
| TP2 | S1_N | |
TP3 | S2_P | 用于测量导通电阻的开尔文检测点:辅助器件 (U2) |
TP4 | S2_N | |
| TP5 | VIN | 输入电压 |
TP6 | VOUT | 输出电压 |
TP7 | MODE2 | 模式选择:辅助器件 |
TP8 | FLTb2 | 开漏低电平有效故障指示:主器件 |
TP9 | NC/Vinf | 主器件的引脚 7 |
TP10 | FLTb | 开漏低电平有效故障指示:主器件 |
TP11 | D_OC | 用于指示和控制电源开关开启和关闭状态的开漏信号 |
TP12 | TEMP | 最大器件芯片温度监控模拟电压输出,并联两 (2) 个 TPS25984B 电子保险丝 |
TP13 | DVDT | 启动输出压摆率控制 |
TP14 | VREG | 主器件的内部 LDO 输出 |
TP15 | IMON | 稳态期间的负载电流监测器以及过流和快速跳变阈值 |
TP16 | ILIM2 | 启动期间的电流限制和快速跳变阈值:辅助器件 |
TP17 | ILIM | 启动期间的电流限制和快速跳变阈值:主器件 |
TP18 | IREF | 用于过流和短路保护以及有源电流共享块的基准电压 |
TP19 | MODE | 模式选择:主器件 |
TP20 | PG | 开漏高电平有效电源正常指示 |
TP21 | VREG2 | 内部 辅助器件的 LDO 输出 |
TP22 | EN | 高电平有效使能输入 |
TP23 | NC/Vinf2 | 辅助器件的引脚 7 |
TP24 | VDD PULLUP | 使用来自 VIN 的 LDO 生成的 5V 上拉电源 |
TP25 | VCC 外部 | 外部上拉电源 |
TP26 | GD 外部 | 用于自定义负载瞬态的外部栅极信号 |
TP27 | PGND | 电源接地 |
QGND1 | QGND | 器件接地 |
G1 | QGND | |
G2 | QGND |
| 跳线 | 标签 | 说明 | 默认跳线位置 |
|---|---|---|---|
J1 | D_OC | 1-2 位置:D_OC 上拉电源是使用 LDO 从 VIN 生成的 通过 100kΩ 电阻器 | 1-2 |
| 2-3 位置:D_OC 引脚通过一个 100kΩ 电阻器连接到主器件的 VREG(器件的内部 LDO) | |||
J2 | DVDT | 1-2 位置将输出压摆率设置为 1.8V/ms | 5-6 |
| 3-4 位置将输出压摆率设置为 12V/ms | |||
| 5-6 位置将输出压摆率设置为 1.2V/ms | |||
J4 | IMON | 1-2 位置将 VIMON 设置为 1V/110A | 1-2 |
| 3-4 位置将 VIMON 设置为 1V/75A | |||
J5 | ILIM | 1-2 位置将浪涌电流限制设置为 29A,将有源电流共享阈值设置为 55A,VIREF 为 1V:主器件 | 1-2 |
| 3-4 位置将浪涌电流限制设置为 20A,将有源电流共享阈值设置为 38A,VIREF 为 1V:主器件 | |||
J6 | IREF | 1-2 位置在使用两个器件进行测试时,将过流和短路保护块的基准电压设置为 1V,或在仅使用主器件进行测试时将基准电压设置为 0.5V | 3-4 |
| 3-4 位置在使用两个器件进行测试时,将过流和短路保护块的基准电压设置为 2V,或在仅使用主器件进行测试时将基准电压设置为 1V | |||
J7 | ILIM2 | 1-2 位置将浪涌电流限制设置为 29A,将有源电流共享阈值设置为 55A,VIREF 为 1V:辅助器件 | 1-2 |
| 3-4 位置将浪涌电流限制设置为 20A,将有源电流共享阈值设置为 38A,VIREF 为 1V:辅助器件 | |||
J8 | VDD PULL-UP POWER SUPPLY | 1-2 位置通过外部电源提供 VDD 上拉电源 | 2-3 |
| 2-3 位置通过板载 12V 至 5V LDO 提供 VDD 上拉电源 | |||
J9 | EXTERNAL GATE SIGNAL | 1-2 位置通过板载单稳态向 MOSFET (Q4 – Q6) 提供栅极信号 | 1-2 |
| 2-3 位置通过外部信号发生器向 MOSFET (Q4 – Q6) 提供 GATE 信号 |
LED | 说明 |
|---|---|
DG1 | 当开启时,表示 PG 有效 |
DR1 | 当开启时,表示 FLTb 有效 |
DR2 | 当开启时,表示 FLTb2 有效 |