ZHCUAB9C November   2018  – October 2021 UCC20520 , UCC21320-Q1 , UCC21520 , UCC21520-Q1 , UCC21521 , UCC21530

 

  1.   使用 UCC21520EVM-286、UCC20520EVM-286、UCC21521CEVM-286 和 UCC21530EVM-286
  2.   商标
  3. 引言
  4. 说明
  5. 特性
    1. 3.1 I/O 说明
    2. 3.2 跳线(分流器)设置
  6. 电气规格
  7. 测试总结
    1. 5.1 定义
    2. 5.2 设备
      1. 5.2.1 电源
      2. 5.2.2 函数发生器
    3. 5.3 设备设置
      1. 5.3.1 直流电源设置
      2. 5.3.2 数字万用表设置
      3. 5.3.3 双通道函数发生器设置
      4. 5.3.4 示波器设置
      5. 5.3.5 跳线(分流器)设置
      6. 5.3.6 工作台设置图
  8. 上电和断电过程
    1. 6.1 上电
    2. 6.2 断电
  9. 不同 DT 配置下的测试波形 (CL=0pF)
    1. 7.1 DT 连接到 VCCI(J-DT 选项 B, 表 1-1 )
    2. 7.2 DT 引脚悬空或保持开路(J-DT 选项 A, 表 1-1 )
    3. 7.3 DT 引脚连接到 RDT(J-DT 选项 C, 表 1-1 )
  10. 原理图
  11. 布局图
  12. 10物料清单
  13. 11修订历史记录

布局图

UCC21520EVM 的 PCB 布局信息如图 9-1图 9-2图 9-3图 9-4 所示。UCC20520EVM、UCC21521CEVM 和 UCC21530EVM 的布局与之相同,但对于待测器件标示 EVM 器件型号的标签除外。

GUID-20210429-CA0I-WKPQ-J9VV-QF0P4SFFTSFG-low.gif图 9-1 顶部覆盖层
GUID-20210429-CA0I-SSXT-RD3K-TXQMB3WCB25X-low.gif图 9-3 底层
GUID-20210505-CA0I-TM0F-NQCP-FLLVJVRDZNXQ-low.gif图 9-2 顶层
GUID-20210429-CA0I-5DH8-HFL0-HBFKFKR27M4R-low.gif图 9-4 底部覆盖层