ZHCSZG1A November   2024  – August 2025 TAS5802

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5.   器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 典型特性
      1. 5.7.1 采用 1SPW 调制的桥接负载 (BTL) 配置曲线
      2. 5.7.2 采用 BD 调制的桥接负载 (BTL) 配置曲线
  8. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 电源
      2. 6.3.2 器件时钟
      3. 6.3.3 串行音频端口 – 时钟速率
      4. 6.3.4 串行音频端口 (SAP)
      5. 6.3.5 数字音频处理
      6. 6.3.6 D 类音频放大器
        1. 6.3.6.1 扬声器放大器增益选择
    4. 6.4 器件功能模式
      1. 6.4.1 软件控制
      2. 6.4.2 扬声器放大器工作模式
        1. 6.4.2.1 BTL 模式
      3. 6.4.3 低 EMI 模式
        1. 6.4.3.1 展频
        2. 6.4.3.2 通道间相移
        3. 6.4.3.3 多器件 PWM 相位同步
      4. 6.4.4 热折返
      5. 6.4.5 器件状态控制
      6. 6.4.6 器件调制
        1. 6.4.6.1 BD 调制
        2. 6.4.6.2 1SPW 调制
        3. 6.4.6.3 混合调制
    5. 6.5 编程和控制
      1. 6.5.1 I2C 串行通信总线
      2. 6.5.2 目标地址
        1. 6.5.2.1 随机写入
        2. 6.5.2.2 顺序写入
        3. 6.5.2.3 随机读取
        4. 6.5.2.4 顺序读取
        5. 6.5.2.5 DSP 存储器 Book、Page 和 BQ 更新
        6. 6.5.2.6 校验和
          1. 6.5.2.6.1 循环冗余校验 (CRC) 校验和
          2. 6.5.2.6.2 异或 (XOR) 校验和
      3. 6.5.3 通过软件进行控制
        1. 6.5.3.1 启动过程
        2. 6.5.3.2 关断过程
        3. 6.5.3.3 保护和监控
          1. 6.5.3.3.1 过流关断 (OCSD)
          2. 6.5.3.3.2 直流检测
          3. 6.5.3.3.3 器件过热保护
          4. 6.5.3.3.4 过压保护
          5. 6.5.3.3.5 欠压保护
          6. 6.5.3.3.6 时钟故障
  9. 寄存器映射
    1. 7.1 CONTROL PORT 寄存器
  10. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 自举电容器
      2. 8.1.2 电感器选型
      3. 8.1.3 电源去耦
      4. 8.1.4 输出 EMI 滤波
    2. 8.2 典型应用
      1. 8.2.1 2.0(立体声 BTL)系统
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 第 1 步:硬件完整性
          2. 8.2.1.2.2 第 2 步:扬声器调优
          3. 8.2.1.2.3 第 3 步:软件集成
    3. 8.3 电源相关建议
      1. 8.3.1 DVDD 电源
      2. 8.3.2 PVDD 电源
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 音频放大器通用指南
        2. 8.4.1.2 PVDD 网络中 PVDD 旁路电容布置的重要性
        3. 8.4.1.3 优化散热性能
          1. 8.4.1.3.1 器件、覆铜和元件布局
          2. 8.4.1.3.2 模板图案
            1. 8.4.1.3.2.1 PCB 尺寸和过孔排列
            2. 8.4.1.3.2.2 焊接模板
      2. 8.4.2 布局示例
  11. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 器件命名规则
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  12. 10修订历史记录
  13. 11机械、封装和可订购信息
    1.     封装选项附录
    2. 11.1 卷带包装信息
    3. 11.2 机械数据

扬声器放大器增益选择

数字增益和模拟增益的组合用于提供扬声器放大器的总增益。如 图 6-9 所示,TAS5802 的音频路径由数字音频输入端口、数字音频路径、数字到 PWM 转换器 (DPC)、栅极驱动器级、D 类功率级和反馈环路组成,反馈环路将输出信息反馈回 DPC 块以校正输出引脚上感知的失真。总放大器增益由数字增益(在数字音频路径中表示为 GDIG)和模拟增益(从模拟调制器 GANA 输入端到扬声器放大器功率级输出端)组成。

TAS5802 扬声器放大器增益图 6-9 扬声器放大器增益

图 6-9 所示,数字音频路径中存在扬声器放大器的第一个增益级。它由音量控制和数字增益块组成。音量控制默认设置为 -3dB,其不会改变。对于寄存器 AGAIN 寄存器(偏移 = 54h)[复位 = 06h] AGAIN[4:0] 的所有设置,数字增益块保持 -3dB。这些增益设置可确保输出信号不会在不同的 PVDD 电平下削波。-3dBFS 输出为 20.9V 峰值输出电压,建议用于 TAS5802 最大增益设置。

注: 考虑到该寄存器设置与 TAS58xx 系列其他器件兼容,AGAIN<4:0> 的默认值为 b'00000,此时模拟增益为 0dBFs,峰值电压为 29.5V。由于 TAS5802 支持的最大 PVDD 电压为 20V,因此在应用中需注意:推荐的最大增益电平为 -3dBFs,对应峰值电压为 20.9V,此时 AGAIN<4:0> 应配置为 b'00110。
表 6-3 模拟增益设置
AGAIN <4:0>增益 (dBFS)放大器输出峰值电压 (V)
00000029.5
……. …….. …….
00110 -3.0 20.9
…….……..…….
11111-15.54.87