ZHCSYN0A July 2025 – February 2026 TPLD2001
PRODUCTION DATA
当用于实现时序逻辑元件时,来自连接多路复用器的两个输入信号进入触发器或锁存器的数据 (D) 和时钟 (CLK) 输入,输出返回至连接多路复用器。该宏单元具有初始状态参数以及可配置的时钟和输出极性参数。
D 型触发器/锁存器的运行将遵循以下功能描述:
表 8-18 和表 8-19 分别展示了 D 型触发器和 D 型锁存器的真值表。
|
CLKPOL |
CLK |
D |
Q |
nQ |
|---|---|---|---|---|
|
0 |
↓ |
0 |
Q0 |
nQ0 |
|
↑ |
0 |
0 |
1 |
|
|
↓ |
1 |
Q0 |
nQ0 |
|
|
↑ |
1 |
1 |
0 |
|
|
1 |
↓ |
0 |
0 |
1 |
|
↑ |
0 |
Q0 |
nQ0 |
|
|
↓ |
1 |
1 |
0 |
|
|
↑ |
1 |
Q0 |
nQ0 |
|
CLKPOL |
CLK |
D |
Q |
nQ |
|---|---|---|---|---|
|
0 |
0 |
0 |
0 |
1 |
|
1 |
0 |
Q0 |
nQ0 |
|
|
0 |
1 |
1 |
0 |
|
|
1 |
1 |
Q0 |
nQ0 |
|
|
1 |
0 |
0 |
Q0 |
nQ0 |
|
1 |
0 |
0 |
1 |
|
|
0 |
1 |
Q0 |
nQ0 |
|
|
1 |
1 |
1 |
0 |