ZHCSXJ4A
December 2024 – December 2025
LMG5126
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
时序要求
5.7
典型特性
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.3.1
器件配置
6.3.2
器件启用/禁用 (UVLO/EN)
6.3.3
多器件运行
6.3.4
开关频率和同步 (SYNCIN)
6.3.5
双随机展频 (DRSS)
6.3.6
运行模式(BYPASS、DEM、FPWM)
6.3.7
VCC 稳压器,BIAS(BIAS 引脚、VCC 引脚)
6.3.8
软启动(SS 引脚)
6.3.9
VOUT 编程(VOUT、ATRK、DTRK)
6.3.10
保护功能
6.3.10.1
VOUT 过压保护 (OVP)
6.3.10.2
热关断 (TSD)
6.3.11
电源正常状态指示器(PGOOD 引脚)
6.3.12
斜率补偿(CSA、CSB)
6.3.13
电流检测设置和开关峰值电流限制(CSA、CSB)
6.3.14
输入电流限制和监测(ILIM、IMON、DLY)
6.3.15
最大占空比和最小可控导通时间限制
6.3.16
GAN 驱动器、集成启动电容器和二极管以及断续模式故障保护
6.3.17
信号抗尖峰脉冲概述
6.4
器件功能模式
6.4.1
关断状态
7
应用和实施
7.1
应用信息
7.1.1
反馈补偿
7.2
典型应用
7.2.1
应用
7.2.2
设计要求
7.2.3
详细设计过程
7.2.3.1
使用 WEBENCH® 工具创建定制设计方案
7.2.3.2
确定相位总数
7.2.3.3
确定占空比
7.2.3.4
定时电阻器 RT
7.2.3.5
电感器选型 Lm
7.2.3.6
电流检测电阻器 Rcs
7.2.3.7
电流检测滤波器 RCSFA、RCSFB、CCS
7.2.3.8
缓冲组件
7.2.3.9
Vout 编程
7.2.3.10
输入电流限制 (ILIM/IMON)
7.2.3.11
最小负载电阻器
7.2.3.12
UVLO 分频器
7.2.3.13
软启动
7.2.3.14
输出电容器 Cout
7.2.3.15
输入电容器 Cin
7.2.3.16
VCC 电容器 CVCC
7.2.3.17
BIAS 电容器
7.2.3.18
VOUT 电容器
7.2.3.19
环路补偿
7.2.4
应用曲线
7.2.4.1
效率
7.2.4.2
稳态波形
7.2.4.3
阶跃负载响应
7.2.4.4
热性能
7.3
电源相关建议
7.4
布局
7.4.1
布局指南
7.4.2
布局示例
8
器件和文档支持
8.1
器件支持
8.1.1
第三方产品免责声明
8.1.2
开发支持
8.1.2.1
使用 WEBENCH® 工具创建定制设计方案
8.2
文档支持
8.2.1
相关文档
8.3
接收文档更新通知
8.4
支持资源
8.5
商标
8.6
静电放电警告
8.7
术语表
9
修订历史记录
10
机械、封装和可订购信息
1
特性
6.5V 至 42V 输入电压
V
(BIAS)
≥ 6.5V 或 V
OUT
≥ 6V 时,最小值为 2.5V
6V 至 60V 输出电压
2% 精度的内部反馈电阻器
V
I
> V
OUT
时进行旁路操作
Out of Audio 引导刷新频率 >20kHz
输出电压动态跟踪
数字 PWM 跟踪 (DTRK)
模拟跟踪 (ATRK)
过压保护(65V、50V、35V、25V)
5μA 典型值(最大值 100uA)的低关断 I
SD
1.5mA 典型值(最大值 2.5mA)的低工作 I
Q
通过交错式多相运行实现堆叠
多达 4 个器件四相,无需外部时钟
开关频率范围为 300kHz 至 2.5MHz
与外部时钟频率同步 (SYNCIN)
展频 (DRSS)
动态可选开关模式(FPWM、二极管仿真)
电流感应电阻器或 DCR 检测
平均电感器电流监测
平均输入电流限制
可选电流限制(29mV 或 60mV)
可选延迟时间 (DLY)
电源正常状态指示器
可编程 V
I
欠压锁定 (UVLO)
具有可湿性侧面的无引线 RLF-22 封装
使用
LMG5126
并借助
WEBENCH®
Power Designer
创建定制设计方案