ZHCSSN6B August 2023 – December 2024 TPS25983
PRODUCTION DATA
PG 是高电平有效的开漏输出,指示 FET 是否完全导通以及输出电压是否已达到最大值。上电后,PG 最初被拉至低电平。栅极驱动器电路从内部电荷泵开始对栅极电容充电。当 FET 栅极电压达到 (VIN + 3.6V) 时,PG 在抗尖峰脉冲时间 (tPGD) 后置为有效。在正常运行期间,如果在任何时候 VOUT 降至 (VIN – VPGTHD) 以下,则 PG 在抗尖峰脉冲时间 (tPGD) 后置为无效。
1.当器件未通电时,PG 引脚应保持低电平。但是,在这种情况下,没有有源下拉来将该引脚一直驱动至 0V。如果 PG 引脚被上拉至即使 TPS25983 未通电也存在的独立电源,则该引脚上可能出现小电压,具体取决于引脚灌电流,这随上拉电源电压和电阻的变化而变化。尽可能减小灌电流,以使该引脚电压保持在足够低的水平,使得在此情况下不会被相关的外部电路检测为逻辑高电平。
2.PG 引脚提供了一种机制来检测启动期间可能出现的 MOSFET 故障情况。如果 PG 在器件上电并启用后的一段时间内没有被置为有效,则该行为可能指示内部 MOSFET 故障。