ZHCSSN6B August   2023  – December 2024 TPS25983

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 开关特性
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 欠压保护(UVLO 和 UVP)
      2. 7.3.2 过压保护 (OVP)
      3. 7.3.3 浪涌电流、过流和短路保护
        1. 7.3.3.1 压摆率和浪涌电流控制 (dVdt)
        2. 7.3.3.2 断路器
        3. 7.3.3.3 工作电流限制
        4. 7.3.3.4 短路保护
      4. 7.3.4 过热保护 (OTP)
      5. 7.3.5 模拟负载电流监测器 (IMON)
      6. 7.3.6 电源正常 (PG)
      7. 7.3.7 反向电流阻断 FET 驱动器
      8. 7.3.8 故障响应
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用:在数据中心服务器中提供待机电源轨保护
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 器件选择
        2. 8.2.2.2 设置限流阈值:RILIM 选型
        3. 8.2.2.3 设置欠压和过压锁定设定点
        4. 8.2.2.4 选择电流监测电阻:RIMON
        5. 8.2.2.5 设置输出电压斜坡时间 (TdVdt)
          1. 8.2.2.5.1 用例 1:在不含负载的条件下启动:仅输出电容 COUT 消耗电流
          2. 8.2.2.5.2 用例 2:在含有负载的条件下启动:输出电容 COUT 和负载消耗电流
        6. 8.2.2.6 设置瞬态过流消隐时间间隔 (tITIMER)
        7. 8.2.2.7 设置自动重试延迟和重试次数
      3. 8.2.3 应用曲线
    3. 8.3 系统示例
      1. 8.3.1 光学模块电源轨路径保护
        1. 8.3.1.1 设计要求
        2. 8.3.1.2 器件选择
        3. 8.3.1.3 外部元件设置
        4. 8.3.1.4 压降
        5. 8.3.1.5 应用曲线
      2. 8.3.2 为 12V 电压轨应用提供输入保护:PCIe 卡、存储接口和直流风扇
      3. 8.3.3 优先电源多路复用
    4. 8.4 电源相关建议
      1. 8.4.1 瞬态保护
      2. 8.4.2 输出短路测量
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

电源正常 (PG)

PG 是高电平有效的开漏输出,指示 FET 是否完全导通以及输出电压是否已达到最大值。上电后,PG 最初被拉至低电平。栅极驱动器电路从内部电荷泵开始对栅极电容充电。当 FET 栅极电压达到 (VIN + 3.6V) 时,PG 在抗尖峰脉冲时间 (tPGD) 后置为有效。在正常运行期间,如果在任何时候 VOUT 降至 (VIN – VPGTHD) 以下,则 PG 在抗尖峰脉冲时间 (tPGD) 后置为无效。

TPS25983 电源正常置为有效和置为无效图 7-7 电源正常置为有效和置为无效
注:

1.当器件未通电时,PG 引脚应保持低电平。但是,在这种情况下,没有有源下拉来将该引脚一直驱动至 0V。如果 PG 引脚被上拉至即使 TPS25983 未通电也存在的独立电源,则该引脚上可能出现小电压,具体取决于引脚灌电流,这随上拉电源电压和电阻的变化而变化。尽可能减小灌电流,以使该引脚电压保持在足够低的水平,使得在此情况下不会被相关的外部电路检测为逻辑高电平。

2.PG 引脚提供了一种机制来检测启动期间可能出现的 MOSFET 故障情况。如果 PG 在器件上电并启用后的一段时间内没有被置为有效,则该行为可能指示内部 MOSFET 故障。