ZHCSQC4A June   2022  – November 2022 IWR6243

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 修订历史记录
  7. 器件比较
    1. 6.1 相关产品
  8. 端子配置和功能
    1. 7.1 引脚图
    2. 7.2 信号说明
  9. 规格
    1. 8.1 绝对最大额定值
    2. 8.2 ESD 等级
    3. 8.3 上电小时数 (POH)
    4. 8.4 建议运行条件
    5. 8.5 电源规格
    6. 8.6 功耗摘要
    7. 8.7 射频规格
    8. 8.8 FCBGA 封装的热阻特性 [ABL0161]
    9. 8.9 时序和开关特性
      1. 8.9.1 电源时序和复位时序
      2. 8.9.2 同步帧触发
      3. 8.9.3 输入时钟和振荡器
        1. 8.9.3.1 时钟规格
      4. 8.9.4 多缓冲/标准串行外设接口 (MibSPI)
        1. 8.9.4.1 外设说明
          1. 8.9.4.1.1 SPI 时序条件
          2. 8.9.4.1.2 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出)
          3. 8.9.4.1.3 SPI 外设模式时序要求(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出)
        2. 8.9.4.2 典型接口协议图(外设模式)
      5. 8.9.5 内部集成电路接口 (I2C)
        1. 8.9.5.1 I2C 时序要求
      6. 8.9.6 LVDS 接口配置
        1. 8.9.6.1 LVDS 接口时序
      7. 8.9.7 通用输入/输出
        1. 8.9.7.1 输出时序的开关特性与负载电容 (CL) 间的关系
      8. 8.9.8 摄像头串行接口 (CSI2)
        1. 8.9.8.1 CSI2 开关特性
  10. 详细说明
    1. 9.1 概述
    2. 9.2 功能方框图
    3. 9.3 子系统
      1. 9.3.1 射频 (RF) 和模拟子系统
        1. 9.3.1.1 时钟子系统
        2. 9.3.1.2 发送子系统
        3. 9.3.1.3 接收子系统
      2. 9.3.2 主机接口
    4. 9.4 其他子系统
      1. 9.4.1 CSI2 接口上的 ADC 数据格式
      2. 9.4.2 用于用户应用的 ADC 通道(服务)
        1. 9.4.2.1 GPADC 参数
  11. 10监测和诊断机制
  12. 11应用、实施和布局
    1. 11.1 应用信息
    2. 11.2 适用于工业应用的雷达传感器
    3. 11.3 使用级联配置的成像雷达
  13. 12器件和文档支持
    1. 12.1 器件命名规则
    2. 12.2 文档支持
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 出口管制提示
    7. 12.7 术语表
  14. 13机械、封装和可订购信息
    1. 13.1 封装信息
    2.     封装选项附录
    3. 13.2 卷带包装信息
    4.     托盘信息
    5.     机械数据

器件比较

表 6-1 器件特性比较
功能 IWR6243(6) IWR6843AOP IWR6843 IWR6443 IWR1843 IWR1642 IWR1443
封装天线 (AOP)
接收器数量 4 4 4 4 4 4 4
发送器数量 3(1) 3(1) 3(1) 3(1) 3(1) 2 3
RF 频率范围 57GHz 至 64 GHz 60 至 64 GHz 60 至 64 GHz 60 至 64 GHz 76GHz 至 81GHz 76GHz 至 81GHz 76GHz 至 81GHz
片上存储器 1.75MB 1.75MB 1.4MB 2MB 1.5MB 576KB
最大 I/F(中频)(MHz) 20 10 10 10 10 5 15
最大实数采样率 (Msps) 45 25 25 25 25 12.5 37.5
最大复数采样率 (Msps) 22.5 12.5 12.5 12.5 12.5 6.25 18.75
处理器
MCU (R4F)
DSP (C674x)
外设
串行外设接口 (SPI) 端口 1 2 2 2 2 2 1
四线串行外设接口 (QSPI) (5)
内部集成电路 (I2C) 接口 1 1 1 1 1 1 1
控制器局域网 (DCAN) 接口
控制器局域网 (CAN-FD) 接口
迹线
PWM
硬件在环 (HIL/DMM)
GPADC
LVDS/调试(2)
CSI2
硬件加速器
1V 旁路模式
级联(20GHz 同步)
JTAG (3)
产品状态 产品预发布 (PP)、
预告信息 (AI)
或量产数据 (PD)
PD(4) PD(4) PD(4) PD(4) PD(4) PD(4) PD(4)
仅在 1V LDO 旁路和 PA LDO 禁用模式下支持 3 个 Tx 同时运行。在这种模式下,需要在 VOUT PA 引脚上提供 1V 电源。
LVDS 接口不是生产接口,仅用于调试。
JTAG 用于边界扫描。
产品数据信息为发布时的信息。产品符合按照德州仪器 (TI) 标准保修证书条款所制定的规范。
QSPI 接口仅用于开发,在生产中不受支持
该器件专为功能安全应用而开发,支持高达 SIL-2 的硬件完整性。更多详细信息,请参阅相关文档。