ZHCAFX5 October   2025 CDC6C , LMK5B12212 , LMK5B33216 , LMK5B33414 , LMK5C22212A , LMK5C23208A , LMK5C33216A , LMK5C33414A , LMK6C

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2振荡器噪声对 PLL 性能的影响
  6. 3考虑因素 1:XO PSNR
  7. 4考虑因素 2:XO 电源滤波器
  8. 5考虑因素 3: APLL LBW
  9. 6不同 XO 电源滤波器的测试结果
    1. 6.1 测试设置
    2. 6.2 对电源性能的影响
    3. 6.3 对 XO 相位噪声性能的影响
    4. 6.4 对 PLL 相位噪声性能的影响
  10. 7结语

振荡器噪声对 PLL 性能的影响

图 2-1 显示了网络同步器输出时钟的相位噪声贡献源。在 APLL 环路带宽 (LBW) 范围内,同步器输出噪声来自 XO 输出噪声和 APLL 噪声。这表示 APLL 输出对低于 APLL LBW(标记 B/C)的 XO 噪声敏感。XO 输出噪声通常主导 APLL 输出的近端相位噪声。例如,如果 APLL LBW 设置为 5kHz,则低于 5kHz 偏移的 APLL 输出时钟主要受 XO 噪声的影响。高于 5kHz 时,APLL 环路滤波器会降低 XO 噪声。对于具有 DPLL 的器件,XO 噪声和 APLL 噪声在 DPLL LBW 和 APLL LBW 之间(标记 A 和 B/C 之间)占主导地位。

当 XO 噪声特征曲线优于 VCO 噪声时,可将 APLL 配置为更宽的 LBW(> 10kHz 偏移)来降低 VCO 噪声。对于 XO 噪声劣于 VCO 噪声的大多数应用,请使用窄 LBW(< 10kHz 偏移)。

LMK5B33216, LMK5B33414, LMK5B12212, LMK5C23208A, LMK5C33414A, LMK5C33216A, LMK5C22212A 网络同步器(DPLL 和 APLL)输出时钟通用相位噪声图
标记 DPLL LBW(在 LMK5B33216 上可配置范围为 1mHz 至 4kHz)
标记 VCBO 的 APLL LBW(在 LMK5B33216 上可配置范围为 1kHz 至 10kHz)
标记 LC VCO 的 APLL LBW(在 LMK5B33216 上可配置范围为 100kHz 至 1MHz)
图 2-1 网络同步器(DPLL 和 APLL)输出时钟通用相位噪声图
有关 PLL 输出时钟相位噪声的更多详细信息,请参阅快速数据中心交换机的 112G 和 224G PAM4 串行器/解串器时钟设置 应用手册中的相位噪声特征曲线 一节。