ZHCADU2 February   2024 LMK5B33216 , LMK5B33414

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
    1. 1.1 800G 市场趋势
  5. 2用于串行器/解串器应用的 LMK5B33216
    1. 2.1 LMK5B33216 中的 BAW 技术
  6. 3用于以太网应用的 LMK5B33216
    1. 3.1 频率和相位调整
    2. 3.2 输入基准切换
    3. 3.3 保持
    4. 3.4 零延迟模式
  7. 4LMK5B33216 性能
    1. 4.1 相位噪声曲线
    2. 4.2 RMS 抖动
  8. 5总结
  9. 6参考文献

800G 市场趋势

112G PAM-4 串行器/解串器技术设计用于以 112 千兆位/秒 (Gbps) 的速率传输数据。通过利用 112G PAM-4 串行器/解串器,800G 交换机技术在数据网络领域取得了显著的进展。有关 PAM-4 应用的更多详细信息,请参阅了解高速 56G PAM-4 串行链路的时钟需求

800G 高速交换机旨在满足不断增长的数据中心和电信需求。800G 交换机的端口速度为 800Gbps,可提供快速数据传输所需的带宽,从而减少数据处理、存储和分发的网络拥塞。800G 交换机具有快速的传输速率(通常以万亿比特/秒来衡量),可处理虚拟化和高性能计算产生的海量数据。

高速串行器/解串器系统中的时钟在数据同步和通信可靠性方面发挥着重要作用。串行器/解串器具有集成 PLL,可在时钟沿输出高速串行数据,同时保持锁相到基准时钟。高速串行器/解串器依靠精确的时钟机制来保持适当的计时以及数据的精确串行化和反串行化。因此,需要为集成的串行器/解串器 PLL 提供一个低抖动时钟。

通过使用外部网络同步器或抖动消除器可以实现低抖动时钟,从而减少传播到串行数据的噪声。网络同步器可灵活地在不同频率和相位域的各种输入之间切换,而不会中断串行器/解串器基准。

具有集成 BAW 的 TI 网络同步器和抖动清除器(例如 LMK5B33216)旨在为串行器/解串器提供基准时钟,并在实时通信、AI 或物联网应用中支持 800G 或更高的数据吞吐量。

图 1-1 演示了由 LMK5B33216 提供的 112G 和 224G PAM-4 串行器/解串器时钟输入的简化方框图。

GUID-20231213-SS0I-2LDZ-HNFC-GLMPMJ2VV08R-low.svg图 1-1 112G 和 224G PAM-4 串行器/解串器简化方框图