ZHCAD46 September   2023 THVD1424

 

  1.   1
  2.   摘要
  3.   商标
  4. 1RS-485 用例领域
    1. 1.1 符合 RS-485 标准的发送器
    2. 1.2 符合 RS-485 标准的接收器
    3. 1.3 RS-485 收发器用例可变性
  5. 2传统 RS-485 设计流程
    1. 2.1 设计流程概述
    2. 2.2 要求定义
      1. 2.2.1 总线电压和逻辑电压(VCC 和 VIO):
      2. 2.2.2 支持的通信节点数量以及静态与动态系统
      3. 2.2.3 总线最大长度、网络拓扑、发射问题和所需数据速率
      4. 2.2.4 双工
      5. 2.2.5 保护需求
      6. 2.2.6 RS-485 总线的其他特性
    3. 2.3 IC 选型、应用设计和验证/鉴定
  6. 3一种多系统设计:借助 THVD1424 实现灵活的 RS-485
    1. 3.1 灵活的多系统设计
    2. 3.2 使用 THVD1424 简化 RS-485 设计流程
      1. 3.2.1 总线电压和逻辑电压电源(VCC 和 VIO)
      2. 3.2.2 支持的通信节点数量以及动态或静态系统
      3. 3.2.3 最大总线长度、网络拓扑、数据速率和发射问题
      4. 3.2.4 双工
      5. 3.2.5 保护需求
      6. 3.2.6 附加特性
  7. 4总结
  8. 5参考文献

符合 RS-485 标准的发送器

符合 RS-485 标准的发送器有几项关键要求需要符合该标准,虽然不能一一列举,但这些往往在各种应用中至关重要。第一项是输出差分电压幅值,通常表示为 |VOD|,要求驱动器在 54Ω 负载两端的幅值至少为 1.5V,从而使发送器可以驱动与两个 120Ω 端接电阻并联的 32 个单位负载。它需要能够承受 -7V 至 12V 的输入共模范围,但该范围可以扩展。如果出现总线争用,两个发送器同时通信,或差分总线引脚对电压电源直接短路,或在差分总线引脚间短路,驱动器必须将电流幅值限制在 250mA - 这通常表示为 IOS。最后,还有一项更加多变的要求,即最大差分转换时间,它规定转换时间不能超过输入信号位时间的三分之一。