ZHCABX6A July   2021  – December 2025 ADS117L11 , ADS127L11 , ADS127L14 , ADS127L18 , ADS127L21 , ADS127L21B

 

  1.   1
  2.   摘要
  3.   商标
  4. 简介
  5. 时钟信号
    1. 2.1 单个时钟缓冲器
    2. 2.2 多个时钟缓冲器
    3. 2.3 时钟抖动
  6. 同步
  7. 抗混叠滤波器群延迟
  8. 基准电压
  9. 电源旁路和接地
  10. SPI 菊花链连接
    1. 7.1 SPI 菊花链通信
    2. 7.2 SPI 菊花链配置的系统要求
    3. 7.3 单通道 ADC 的 SPI 菊花链连接中的器件数量
  11. 单通道 ADC 的并行 SPI SDO 或 DRDY 连接
  12. 确定新的转换数据何时可用于单通道 ADC
  13. 10多通道 ADC 的帧同步菊花链连接
    1. 10.1 帧同步菊花链配置的系统要求
    2. 10.2 帧同步菊花链连接中的通道数量
  14. 11总结
  15. 12参考资料
  16. 13修订历史记录

总结

数据采集系统通常需要多个并行工作的 ADC。设计这些多器件系统时,需要特别考虑时钟信号、同步和电压基准方面的问题。时钟信号必须为低抖动,并使用建议的最佳实践路由到 ADC。遵循这些指导原则可更大限度降低时钟抖动噪声,并减少其他时钟信号的干扰。重要的是,在上电后和更改 ADC 配置后,应通过仅在时钟信号的下降沿将 START 引脚置为高电平来同步 ADC。基准电压接地必须连接在基准电压接地端子的单个点处。以菊花链形式连接 ADC 可有效地简化 ADC 与主机控制器之间的 SPI I/O 连接数量和帧同步 I/O 连接数量。并行 SDO/DRDY 连接通过提供对输出数据进行并行计时的能力来提高单通道 ADC 的数据吞吐量。帧同步多通道 ADC 的并行 DOUT 连接还通过提供对输出数据进行并行计时的能力来提高数据吞吐量。