ZHCABX6A July 2021 – December 2025 ADS117L11 , ADS127L11 , ADS127L14 , ADS127L18 , ADS127L21 , ADS127L21B
数据采集系统通常需要多个并行工作的 ADC。设计这些多器件系统时,需要特别考虑时钟信号、同步和电压基准方面的问题。时钟信号必须为低抖动,并使用建议的最佳实践路由到 ADC。遵循这些指导原则可更大限度降低时钟抖动噪声,并减少其他时钟信号的干扰。重要的是,在上电后和更改 ADC 配置后,应通过仅在时钟信号的下降沿将 START 引脚置为高电平来同步 ADC。基准电压接地必须连接在基准电压接地端子的单个点处。以菊花链形式连接 ADC 可有效地简化 ADC 与主机控制器之间的 SPI I/O 连接数量和帧同步 I/O 连接数量。并行 SDO/DRDY 连接通过提供对输出数据进行并行计时的能力来提高单通道 ADC 的数据吞吐量。帧同步多通道 ADC 的并行 DOUT 连接还通过提供对输出数据进行并行计时的能力来提高数据吞吐量。