ZHCAAJ9B November   2018  – March 2021 SN74AVC4T774 , SN74AXC1T45 , SN74AXC4T245 , SN74AXC4T774 , SN74AXC8T245 , SN74AXC8T245-Q1 , SN74AXCH1T45 , SN74AXCH4T245 , SN74AXCH8T245

 

  1.   商标
  2. 1引言
  3. 2常见接口和 AXC 实现
    1. 2.1 通用输入输出 (GPIO)
    2. 2.2 串行外设接口 (SPI)
      1. 2.2.1 SPI 接口的电压转换
      2. 2.2.2 SPI 应用
    3.     8
    4. 2.3 UART
      1. 2.3.1 使用 UART 进行电压转换
      2. 2.3.2 UART 应用
    5. 2.4 联合测试行动组 (JTAG)
      1. 2.4.1 JTAG 应用
    6. 2.5 简化千兆位媒体独立接口 (RGMII)
      1. 2.5.1 RGMII 接口的电压转换
      2. 2.5.2 RGMII 应用
      3. 2.5.3 偏斜性能
  4. 3总结
  5. 4相关文档
  6. 5修订历史记录

简化千兆位媒体独立接口 (RGMII)

简化千兆位媒体独立接口 (RGMII) 是一种高速接口,用于将媒体访问控制器件 (MAC) 连接到以太网物理层芯片 (PHY)。这种接口是媒体独立接口 (MII) 的改版,改进之处是支持千兆字节数据速率,而不再是 100Mbps,并减少了接口引脚数。

表 2-3 RGMII 信号
信号 说明 方向
TXC时钟信号MAC 至 PHY
TXD[0…3]传输的数据MAC 至 PHY
TX_CTL发送器使能/错误MAC 至 PHY
RXC恢复的时钟信号(从接收到的数据恢复)PHY 至 MAC
RXD[0…3]接收的数据PHY 至 MAC
RX_CTL接收的数据有效/接收器错误PHY 至 MAC

表 2-3 所示,RGMII 使用 12 条线路。时钟分别设置为 125MHz 以实现千兆位速度,设置为 25/2.5MHz 以实现 100/10Mbps 速度。在千兆位工作模式下,数据在该信号的上升沿和下降沿同时计时,而在 100/10Mbps 工作模式下,数据仅在上升沿计时。由于 RGMII 的高速要求,必须以有限的偏斜实现严格的时序预算。最后两个信号是 RX_CTL 和 TX_CTL,这是时钟信号进行多路复用的两个控制信号。RX_CTL 传送“接收的数据有效”信号和“接收器错误”信号。TX_CTL 包含发送器使能和发送器错误信号。