ZHCSJ18C October   2018  – November 2021 UCC21530

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议工作条件
    4. 6.4  热性能信息
    5. 6.5  额定功率
    6. 6.6  绝缘规格
    7. 6.7  安全相关认证
    8. 6.8  安全限值
    9. 6.9  电气特征
    10. 6.10 开关特征
    11. 6.11 绝缘特征曲线
    12. 6.12 典型特征
  7. 参数测量信息
    1. 7.1 传播延迟和脉宽失真度
    2. 7.2 上升和下降时间
    3. 7.3 输入和使能响应时间
    4. 7.4 可编程死区时间
    5. 7.5 上电 UVLO 到输出延迟
    6. 7.6 CMTI 测试
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VDD、VCCI 和欠压锁定 (UVLO)
      2. 8.3.2 输入和输出逻辑表
      3. 8.3.3 输入级
      4. 8.3.4 输出级
      5. 8.3.5 UCC21530 中的二极管结构
    4. 8.4 器件功能模式
      1. 8.4.1 使能引脚
      2. 8.4.2 可编程死区时间 (DT) 引脚
        1. 8.4.2.1 DT 引脚连接至 VCC
        2. 8.4.2.2 DT 引脚连接至 DT 和 GND 引脚之间的编程电阻器
  9. 应用和实现
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 设计 INA/INB 输入滤波器
        2. 9.2.2.2 选择死区时间电阻器和电容器
        3. 9.2.2.3 栅极驱动器输出电阻器
        4. 9.2.2.4 估算栅极驱动器功率损耗
        5. 9.2.2.5 估算结温
        6. 9.2.2.6 选择 VCCI、VDDA/B 电容器
          1. 9.2.2.6.1 选择 VCCI 电容器
        7. 9.2.2.7 其他应用示例电路
      3. 9.2.3 应用曲线
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
      1. 11.1.1 元件放置注意事项
      2. 11.1.2 接地注意事项
      3. 11.1.3 高电压注意事项
      4. 11.1.4 散热注意事项
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 术语表
      1.      机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

栅极驱动器输出电阻器

外部栅极驱动器电阻器 RON/ROFF 用于:

  1. 限制寄生电感/电容引起的振铃。
  2. 限制高电压/电流开关 dv/dt、di/dt 和体二极管反向恢复引起的振铃。
  3. 微调栅极驱动强度,即峰值灌电流和拉电流,以优化开关损耗。
  4. 降低电磁干扰 (EMI)。

Topic Link Label8.3.4中所述,UCC21530 具有包含并联 P 沟道 MOSFET 和额外N 沟道 MOSFET 的上拉结构。组合的峰值拉电流为 4A。因此,可以使用以下公式来预测峰值拉电流:

Equation2. GUID-D056667D-20CB-4CCF-A196-6B108FFFD222-low.gif

其中

  • RON:在本例中,外部导通电阻 RON 为 2.2Ω;
  • RGFET_INT:功率晶体管内部栅极电阻(见于功率晶体管数据表)。
  • IO+ = 峰值拉电流 – 4A、栅极驱动器峰值拉电流和基于栅极驱动回路电阻计算出的值之间的最小值。

在本例中:

Equation3. GUID-9A86A839-2DC6-40D9-9D74-65B98DCF6A91-low.png

因此,每条通道的驱动器峰值拉电流为 2.4A。同样,可以使用以下公式来计算峰值灌电流:

Equation4. GUID-ABADCFFB-EA02-47A1-ABFF-6CB2EE0B20D7-low.png

其中

  • ROFF:在本例中,外部关断电阻 ROFF 为 0;
  • VGDF:与 ROFF 串联的反向并联二极管的正向压降。本例中的二极管为 MSS1P4。
  • IO-:峰值灌电流 – 6A、栅极驱动器峰值灌电流和基于栅极驱动回路电阻计算出的值之间的最小值。

在本例中:

Equation5. GUID-305DF974-447B-41B9-BEAF-E8572EF875F8-low.png

因此,每条通道的驱动器峰值灌电流为 3.5A 。

重要的是,估算的峰值电流也受到 PCB 布局和负载电容的影响。栅极驱动器环路中的寄生电感可以减慢峰值栅极驱动电流并导致过冲和下冲。因此,强烈建议最大限度地缩小栅极驱动器环路。另一方面,当功率晶体管的负载电容 (CISS) 非常小(通常小于 1 nF)时,由于上升和下降时间太短且接近寄生振铃周期,峰值拉电流/灌电流主要由环路寄生效应决定。