ZHCSIR9B September   2018  – March 2025 TMUX1511

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 动态特性
    7. 5.7 时序要求
    8. 5.8 典型特性
      1. 5.8.1 眼图
  7. 参数测量信息
    1. 6.1  导通电阻
    2. 6.2  关断漏电流
    3. 6.3  导通漏电流
    4. 6.4  IPOFF 漏电流
    5. 6.5  转换时间
    6. 6.6  TON (VDD) 和 TOFF (VDD) 时间
    7. 6.7  传播延迟
    8. 6.8  偏斜
    9. 6.9  电荷注入
    10. 6.10 电容
    11. 6.11 关断隔离
    12. 6.12 通道间串扰
    13. 6.13 带宽
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 双向运行
      2. 7.3.2 超出电源供电范围的工作模式
      3. 7.3.3 1.8V 逻辑兼容输入
      4. 7.3.4 断电保护
      5. 7.3.5 失效防护逻辑
      6. 7.3.6 低电容
      7. 7.3.7 集成下拉电阻器
    4. 7.4 器件功能模式
    5. 7.5 真值表
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 协议/信号隔离
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 跨阻放大器反馈控制
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
        3. 8.2.2.3 应用曲线
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  12. 11器件和文档支持
    1. 11.1 第三方产品免责声明
    2. 11.2 文档支持
      1. 11.2.1 相关文档
    3. 11.3 接收文档更新通知
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

VDD = 1.5V 至 5.5V,GND = 0V,TA = –40°C 至 +125°C,
典型值在 VDD = 3.3V 且 TA = 25℃ 时测得(除非另有说明)
参数测试条件最小值典型值最大值单位
电源
VDD电源电压1.55.5V
IDD电源电流VSEL = 0V、1.4V 或 VDD
VS = 0V 至 5.5V
3770μA
DC 特性
RON导通电阻VS = 0V 至 VDD*2
VS(max) = 5.5V
ISD = 8mA
请参阅 导通状态电阻图
24.5
ΔRON通道间的导通电阻匹配VS = VDD
ISD = 8mA
请参阅 导通状态电阻图
0.070.28
RON (FLAT) 导通电阻平坦度VS = 0V 至 VDD
ISD = 8mA
请参阅 导通状态电阻图
11.8
IPOFF断电 I/O 引脚漏电流VDD = 0V
V= 0V 至 3V
VD = 0V
TA = 25℃
请参阅 Ipoff 泄露图
-100.0110nA
IPOFF断电 I/O 引脚漏电流VDD = 0V
V= 0V 至 3.6V
VD = 0V
请参阅 Ipoff 泄露图
-20.012µA
IS(OFF)
ID(OFF)
OFF 漏电流开关断开
VD = 0.8*VDD / 0.2*VDD
VS = 0.2*VDD / 0.8*VDD
请参阅 关断泄露图
-1000.03100nA
ID(ON)
IS(ON)
ON 漏电流开关接通
VD = 0.8*VDD / 0.2*VDD,S 引脚悬空

VS = 0.8*VDD / 0.2*VDD,D 引脚悬空
请参阅 接通泄露图
-500.0150nA
逻辑输入
VIH输入逻辑高电平1.25.5V
VIL输入逻辑低电平00.45V
IIH输入高漏电流VSEL = 1.8V,VDD1±2μA
IIL输入低漏电流VSEL = 0V0.2±2μA
RPD逻辑输入引脚上的内部下拉电阻器6
CI逻辑输入电容VSEL = 0V、1.8V 或 VDD
f = 1MHz
3pF