ZHCSIR9B September 2018 – March 2025 TMUX1511
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 电源 | ||||||
| VDD | 电源电压 | 1.5 | 5.5 | V | ||
| IDD | 电源电流 | VSEL = 0V、1.4V 或 VDD VS = 0V 至 5.5V | 37 | 70 | μA | |
| DC 特性 | ||||||
| RON | 导通电阻 | VS = 0V 至 VDD*2 VS(max) = 5.5V ISD = 8mA 请参阅 导通状态电阻图 | 2 | 4.5 | Ω | |
| ΔRON | 通道间的导通电阻匹配 | VS = VDD ISD = 8mA 请参阅 导通状态电阻图 | 0.07 | 0.28 | Ω | |
| RON (FLAT) | 导通电阻平坦度 | VS = 0V 至 VDD ISD = 8mA 请参阅 导通状态电阻图 | 1 | 1.8 | Ω | |
| IPOFF | 断电 I/O 引脚漏电流 | VDD = 0V VS = 0V 至 3V VD = 0V TA = 25℃ 请参阅 Ipoff 泄露图 | -10 | 0.01 | 10 | nA |
| IPOFF | 断电 I/O 引脚漏电流 | VDD = 0V VS = 0V 至 3.6V VD = 0V 请参阅 Ipoff 泄露图 | -2 | 0.01 | 2 | µA |
| IS(OFF) ID(OFF) | OFF 漏电流 | 开关断开 VD = 0.8*VDD / 0.2*VDD VS = 0.2*VDD / 0.8*VDD 请参阅 关断泄露图 | -100 | 0.03 | 100 | nA |
| ID(ON) IS(ON) | ON 漏电流 | 开关接通 VD = 0.8*VDD / 0.2*VDD,S 引脚悬空 或 VS = 0.8*VDD / 0.2*VDD,D 引脚悬空 请参阅 接通泄露图 | -50 | 0.01 | 50 | nA |
| 逻辑输入 | ||||||
| VIH | 输入逻辑高电平 | 1.2 | 5.5 | V | ||
| VIL | 输入逻辑低电平 | 0 | 0.45 | V | ||
| IIH | 输入高漏电流 | VSEL = 1.8V,VDD | 1 | ±2 | μA | |
| IIL | 输入低漏电流 | VSEL = 0V | 0.2 | ±2 | μA | |
| RPD | 逻辑输入引脚上的内部下拉电阻器 | 6 | MΩ | |||
| CI | 逻辑输入电容 | VSEL = 0V、1.8V 或 VDD f = 1MHz | 3 | pF | ||