ZHCSJS3E may   2019  – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 修订历史记录
  6. 器件比较
    1. 5.1 相关产品
  7. 终端配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明
      1. 6.3.1 模拟信号
      2. 6.3.2 数字信号
      3. 6.3.3 电源和接地
      4. 6.3.4 测试、JTAG 和复位
    4. 6.4 带有内部上拉和下拉的引脚
    5. 6.5 引脚复用
      1. 6.5.1 “GPIO 多路复用引脚”表
      2. 6.5.2 输入 X-BAR
      3. 6.5.3 输出 X-BAR、CLB X-BAR、CLB 输出 X-BAR 和 ePWM X-BAR
      4. 6.5.4 USB 引脚多路复用
      5. 6.5.5 高速 SPI 引脚多路复用
      6. 6.5.6 高速 SSI 引脚多路复用
    6. 6.6 未使用引脚的连接
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级 - 商用
    3. 7.3  ESD 等级 - 汽车
    4. 7.4  建议运行条件
    5. 7.5  功耗摘要
      1. 7.5.1 系统电流消耗(外部电源)
      2. 7.5.2 工作模式测试说明
      3. 7.5.3 电流消耗图
      4. 7.5.4 减少电流消耗
        1. 7.5.4.1 每个禁用外设的典型电流降低
    6. 7.6  电气特性
    7. 7.7  ZWT 封装的热阻特性
    8. 7.8  PTP 封装的热阻特性
    9. 7.9  散热设计注意事项
    10. 7.10 系统
      1. 7.10.1  电源管理模块 (PMM)
        1. 7.10.1.1 引言
        2. 7.10.1.2 概述
          1. 7.10.1.2.1 电源轨监视器
          2. 7.10.1.2.2 I/O POR(上电复位)监视器
          3. 7.10.1.2.3 VDD POR(上电复位)监视器
          4. 7.10.1.2.4 外部监控器使用情况
          5. 7.10.1.2.5 延迟块
        3. 7.10.1.3 外部元件
          1. 7.10.1.3.1 去耦电容器
          2. 7.10.1.3.2 VDDIO 去耦
        4. 7.10.1.4 电源时序
          1. 7.10.1.4.1 电源引脚联动
          2. 7.10.1.4.2 信号引脚电源序列
          3. 7.10.1.4.3 电源引脚电源序列
            1. 7.10.1.4.3.1 电源序列
            2. 7.10.1.4.3.2 电源时序摘要和违规影响
            3. 7.10.1.4.3.3 电源压摆率
        5. 7.10.1.5 电源管理模块电气数据和时序
          1. 7.10.1.5.1 电源管理模块运行条件
          2. 7.10.1.5.2 电源管理模块特性
      2. 7.10.2  复位时序
        1. 7.10.2.1 复位源
        2. 7.10.2.2 复位电气数据和时序
          1. 7.10.2.2.1 复位 (XRSn) 时序要求
          2. 7.10.2.2.2 复位 (XRSn) 开关特性
          3. 7.10.2.2.3 复位时序图
      3. 7.10.3  时钟规格
        1. 7.10.3.1 时钟源
        2. 7.10.3.2 时钟频率、要求和特性
          1. 7.10.3.2.1 输入时钟频率和时序要求,PLL 锁定时间
            1. 7.10.3.2.1.1 输入时钟频率
            2. 7.10.3.2.1.2 XTAL 振荡器特性
            3. 7.10.3.2.1.3 X1 时序要求
            4. 7.10.3.2.1.4 AUXCLKIN 时序要求
            5. 7.10.3.2.1.5 APLL 特性
          2. 7.10.3.2.2 内部时钟频率
            1. 7.10.3.2.2.1 内部时钟频率
          3. 7.10.3.2.3 输出时钟频率和开关特性
            1. 7.10.3.2.3.1 XCLKOUT 开关特征(旁路或启用 PLL)
        3. 7.10.3.3 输入时钟
        4. 7.10.3.4 XTAL 振荡器
          1. 7.10.3.4.1 引言
          2. 7.10.3.4.2 概述
            1. 7.10.3.4.2.1 电子振荡器
              1. 7.10.3.4.2.1.1 运行模式
                1. 7.10.3.4.2.1.1.1 晶体的工作模式
                2. 7.10.3.4.2.1.1.2 单端工作模式
              2. 7.10.3.4.2.1.2 XCLKOUT 上的 XTAL 输出
            2. 7.10.3.4.2.2 石英晶体
            3. 7.10.3.4.2.3 GPIO 工作模式
          3. 7.10.3.4.3 正常运行
            1. 7.10.3.4.3.1 ESR – 有效串联电阻
            2. 7.10.3.4.3.2 Rneg - 负电阻
            3. 7.10.3.4.3.3 启动时间
              1. 7.10.3.4.3.3.1 X1/X2 前提条件
            4. 7.10.3.4.3.4 DL – 驱动电平
          4. 7.10.3.4.4 如何选择晶体
          5. 7.10.3.4.5 测试
          6. 7.10.3.4.6 常见问题和调试提示
          7. 7.10.3.4.7 晶体振荡器规格
            1. 7.10.3.4.7.1 晶体振荡器电气特性
            2. 7.10.3.4.7.2 晶振等效串联电阻 (ESR) 要求
            3. 7.10.3.4.7.3 晶体振荡器参数
            4. 7.10.3.4.7.4 晶体振荡器电气特性
        5. 7.10.3.5 内部振荡器
          1. 7.10.3.5.1 INTOSC 特性
      4. 7.10.4  闪存参数
        1. 7.10.4.1 闪存参数 
        2.       111
      5. 7.10.5  RAM 规格
      6. 7.10.6  ROM 规格
      7. 7.10.7  仿真/JTAG
        1. 7.10.7.1 JTAG 电气数据和时序
          1. 7.10.7.1.1 JTAG 时序要求
          2. 7.10.7.1.2 JTAG 开关特征
          3. 7.10.7.1.3 JTAG 时序
      8. 7.10.8  GPIO 电气数据和时序
        1. 7.10.8.1 GPIO - 输出时序
          1. 7.10.8.1.1 通用输出开关特征
          2. 7.10.8.1.2 通用输出时序
        2. 7.10.8.2 GPIO - 输入时序
          1. 7.10.8.2.1 通用输入时序要求
          2. 7.10.8.2.2 采样模式
        3. 7.10.8.3 输入信号的采样窗口宽度
      9. 7.10.9  中断
        1. 7.10.9.1 外部中断 (XINT) 电气数据和时序
          1. 7.10.9.1.1 外部中断时序要求
          2. 7.10.9.1.2 外部中断开关特性
          3. 7.10.9.1.3 外部中断时序
      10. 7.10.10 低功率模式
        1. 7.10.10.1 时钟门控低功耗模式
        2. 7.10.10.2 低功耗模式唤醒时序
          1. 7.10.10.2.1 空闲模式时序要求
          2. 7.10.10.2.2 空闲模式开关特性
          3. 7.10.10.2.3 空闲进入和退出时序图
          4. 7.10.10.2.4 待机模式时序要求
          5. 7.10.10.2.5 待机模式开关特征
          6. 7.10.10.2.6 待机模式进入和退出时序图
      11. 7.10.11 外部存储器接口 (EMIF)
        1. 7.10.11.1 异步存储器支持
        2. 7.10.11.2 同步 DRAM 支持
        3. 7.10.11.3 EMIF 电气数据和时序
          1. 7.10.11.3.1 异步 RAM
            1. 7.10.11.3.1.1 EMIF 异步内存时序要求
            2. 7.10.11.3.1.2 EMIF 异步存储器开关特性
            3. 7.10.11.3.1.3 EMIF 异步存储器时序图
          2. 7.10.11.3.2 同步 RAM
            1. 7.10.11.3.2.1 EMIF 同步存储器时序要求
            2. 7.10.11.3.2.2 EMIF 同步存储器开关特征
            3. 7.10.11.3.2.3 EMIF 同步存储器时序图
    11. 7.11 C28x 模拟外设
      1. 7.11.1 模拟子系统
      2. 7.11.2 模数转换器 (ADC)
        1. 7.11.2.1 结果寄存器映射
        2. 7.11.2.2 ADC 可配置性
          1. 7.11.2.2.1 信号模式
        3. 7.11.2.3 ADC 电气数据和时序
          1. 7.11.2.3.1 ADC 工作条件(16 位、差分)
            1. 7.11.2.3.1.1 ADC 工作条件(16 位、差分)注意事项
          2. 7.11.2.3.2 ADC 特性(16 位、差分)
          3. 7.11.2.3.3 ADC 运行条件(16 位、单端)
            1. 7.11.2.3.3.1 ADC 工作条件(16 位、单端)注意事项
          4. 7.11.2.3.4 ADC 特性(16 位、单端)
          5. 7.11.2.3.5 ADC 工作条件(12 位、单端)
            1. 7.11.2.3.5.1 ADC 工作条件(12 位、单端)注意事项
          6. 7.11.2.3.6 ADC 特性(12 位、单端)
          7. 7.11.2.3.7 ADCEXTSOC 时序要求
          8. 7.11.2.3.8 ADC 输入模型
            1. 7.11.2.3.8.1 单端输入模型参数(12 位分辨率)
            2. 7.11.2.3.8.2 单端输入模型参数(16 位分辨率)
            3. 7.11.2.3.8.3 单端输入模型
            4. 7.11.2.3.8.4 差分输入模型参数(16 位分辨率)
            5. 7.11.2.3.8.5 差分输入模型
          9. 7.11.2.3.9 ADC 时序图
            1. 7.11.2.3.9.1 12 位模式下的 ADC 时序(SYSCLK 周期)
            2. 7.11.2.3.9.2 16 位模式下的 ADC 时序
        4. 7.11.2.4 温度传感器电气数据和时序
          1. 7.11.2.4.1 温度传感器特征
      3. 7.11.3 比较器子系统 (CMPSS)
        1. 7.11.3.1 CMPSS 电气数据和时序
          1. 7.11.3.1.1 比较器电气特性
          2. 7.11.3.1.2 CMPSS 比较器以输入为基准的偏移量和迟滞
          3. 7.11.3.1.3 CMPSS DAC 静态电气特性
          4. 7.11.3.1.4 CMPSS 示意图
          5. 7.11.3.1.5 CMPSS DAC 动态误差
      4. 7.11.4 缓冲数模转换器 (DAC)
        1. 7.11.4.1 缓冲 DAC 电气数据和时序
          1. 7.11.4.1.1 缓冲 DAC 运行条件
          2. 7.11.4.1.2 缓冲 DAC 电气特性
          3. 7.11.4.1.3 缓冲 DAC 注意事项和示意图
    12. 7.12 C28x 控制外设
      1. 7.12.1 增强型捕捉 (eCAP) 和高分辨率捕捉 (HRCAP)
        1. 7.12.1.1 eCAP 同步
        2. 7.12.1.2 eCAP 电气数据和时序
          1. 7.12.1.2.1 eCAP 时序要求
          2. 7.12.1.2.2 eCAP 开关特性
        3. 7.12.1.3 HRCAP 电气数据和时序
          1. 7.12.1.3.1 HRCAP 开关特性
          2. 7.12.1.3.2 HRCAP 图
      2. 7.12.2 增强型脉宽调制器 (ePWM)
        1. 7.12.2.1 控制外设同步
        2. 7.12.2.2 ePWM 电气数据和时序
          1. 7.12.2.2.1 ePWM 时序要求
          2. 7.12.2.2.2 ePWM 开关特性
          3. 7.12.2.2.3 跳闸区输入时序
            1. 7.12.2.2.3.1 跳闸区域输入时序要求
        3. 7.12.2.3 外部 ADC 转换启动电气数据和时序
          1. 7.12.2.3.1 外部 ADC 转换启动开关特性
      3. 7.12.3 高分辨率脉宽调制器 (HRPWM)
        1. 7.12.3.1 HRPWM 电气数据和时序
          1. 7.12.3.1.1 高分辨率 PWM 特性
      4. 7.12.4 增强型正交编码器脉冲 (eQEP)
        1. 7.12.4.1 eQEP 电气数据和时序
          1. 7.12.4.1.1 eQEP 时序要求
          2. 7.12.4.1.2 eQEP 开关特性
      5. 7.12.5 Σ-Δ 滤波器模块 (SDFM)
        1. 7.12.5.1 SDFM 电气数据和时序(使用 ASYNC)
          1. 7.12.5.1.1 使用异步 GPIO (ASYNC) 选项时的 SDFM 时序要求
          2. 7.12.5.1.2 SDFM 时序图
    13. 7.13 C28x 通信外设
      1. 7.13.1 控制器局域网 (CAN)
      2. 7.13.2 快速串行接口 (FSI)
        1. 7.13.2.1 FSI 变送器
          1. 7.13.2.1.1 FSITX 电气数据和时序
            1. 7.13.2.1.1.1 FSITX 开关特性
            2. 7.13.2.1.1.2 FSITX 时序
        2. 7.13.2.2 FSI 接收器
          1. 7.13.2.2.1 FSIRX 电气数据和时序
            1. 7.13.2.2.1.1 FSIRX 时序要求
            2. 7.13.2.2.1.2 FSIRX 开关特性
            3. 7.13.2.2.1.3 FSIRX 时序图
        3. 7.13.2.3 SPI 信令模式
          1. 7.13.2.3.1 FSITX SPI 信令模式电气数据和时序
            1. 7.13.2.3.1.1 FSITX SPI 信令模式开关特性
            2. 7.13.2.3.1.2 FSITX SPI 信令模式时序
      3. 7.13.3 内部集成电路 (I2C)
        1. 7.13.3.1 I2C 电气数据和时序
          1. 7.13.3.1.1 I2C 时序要求
          2. 7.13.3.1.2 I2C 开关特征
          3. 7.13.3.1.3 I2C 时序图
      4. 7.13.4 多通道缓冲串行端口 (McBSP)
        1. 7.13.4.1 McBSP 电气数据和时序
          1. 7.13.4.1.1 McBSP 传输和接收时序
            1. 7.13.4.1.1.1 McBSP 时序要求
            2. 7.13.4.1.1.2 McBSP 开关特征
            3. 7.13.4.1.1.3 McBSP 接收和发送时序图
          2. 7.13.4.1.2 McBSP 作为 SPI 主器件或从器件时序
            1. 7.13.4.1.2.1 McBSP 作为 SPI 主器件的时序要求
            2. 7.13.4.1.2.2 McBSP 作为 SPI 主器件开关特征
            3. 7.13.4.1.2.3 McBSP 作为 SPI 从器件的时序要求
            4. 7.13.4.1.2.4 McBSP 作为 SPI 从器件开关特性
            5. 7.13.4.1.2.5 McBSP 作为 SPI 主器件或从器件时序图
      5. 7.13.5 电源管理总线 (PMBus)
        1. 7.13.5.1 PMBus 电气数据和时序
          1. 7.13.5.1.1 PMBus 电气特性
          2. 7.13.5.1.2 PMBus 快速模式开关特性
          3. 7.13.5.1.3 PMBus 标准模式开关特性
      6. 7.13.6 串行通信接口 (SCI)
      7. 7.13.7 串行外设接口 (SPI)
        1. 7.13.7.1 SPI 电气数据和时序
          1. 7.13.7.1.1 SPI 主模式时序
            1. 7.13.7.1.1.1 SPI 主模式时序要求
            2. 7.13.7.1.1.2 SPI 主模式开关特性(时钟相位 = 0)
            3. 7.13.7.1.1.3 SPI 主模式开关特征(时钟相位 = 1)
            4. 7.13.7.1.1.4 SPI 主模式外部时序
          2. 7.13.7.1.2 SPI 从模式时序
            1. 7.13.7.1.2.1 SPI 从模式时序要求
            2. 7.13.7.1.2.2 SPI 从模式开关特性
            3. 7.13.7.1.2.3 SPI 从模式外部时序
      8. 7.13.8 EtherCAT 从站控制器 (ESC)
        1. 7.13.8.1 ESC 特性
        2. 7.13.8.2 ESC 子系统集成特性
        3. 7.13.8.3 EtherCAT IP 方框图
        4. 7.13.8.4 EtherCAT 电气数据和时序
          1. 7.13.8.4.1 EtherCAT 时序要求
          2. 7.13.8.4.2 EtherCAT 开关特性
          3. 7.13.8.4.3 EtherCAT 时序图
      9. 7.13.9 通用串行总线(USB)控制器
        1. 7.13.9.1 USB 电气数据和时序
          1. 7.13.9.1.1 USB 输入端口 DP 和 DM 时序要求
          2. 7.13.9.1.2 USB 输出端口 DP 和 DM 开关特性
    14. 7.14 连接管理器 (CM) 外设
      1. 7.14.1 模块化控制器局域网 (MCAN) [CAN FD]
      2. 7.14.2 以太网介质访问控制器 (EMAC)
        1. 7.14.2.1 MAC 特性
          1. 7.14.2.1.1 MAC Tx 和 Rx 特性
          2. 7.14.2.1.2 MAC Tx 特性
          3. 7.14.2.1.3 MAC Rx 特性
        2. 7.14.2.2 以太网电气数据和时序
          1. 7.14.2.2.1 以太网时序要求
          2. 7.14.2.2.2 以太网开关特性
          3. 7.14.2.2.3 以太网时序图
        3. 7.14.2.3 以太网 REVMII 电气数据和时序
          1. 7.14.2.3.1 以太网 REVMII 时序要求
          2. 7.14.2.3.2 以太网 REVMII 开关特性
      3. 7.14.3 内部集成电路 (CM-I2C)
        1. 7.14.3.1 CM-I2C 电气数据和时序
          1. 7.14.3.1.1 CM-I2C 时序要求
          2. 7.14.3.1.2 CM-I2C 开关特性
          3. 7.14.3.1.3 CM-I2C 时序图
      4. 7.14.4 同步串行接口 (SSI)
        1. 7.14.4.1 SSI 电气数据和时序
          1. 7.14.4.1.1 SSI 时序要求
          2. 7.14.4.1.2 SS 特性
          3. 7.14.4.1.3 SSI 时序图
      5. 7.14.5 通用异步接收器/发送器 (CM-UART)
      6. 7.14.6 跟踪端口的接口单元(TPIU)
        1. 7.14.6.1 TPIU 电气数据和时序
          1. 7.14.6.1.1 跟踪端口开关特性
  9. 详细说明
    1. 8.1  概述
    2. 8.2  功能方框图
    3. 8.3  存储器
      1. 8.3.1 C28x 存储器映射
      2. 8.3.2 C28x 闪存存储器映射
      3. 8.3.3 外设寄存器存储器映射
      4. 8.3.4 EMIF 芯片选择存储器映射
      5. 8.3.5 CM 存储器映射
      6. 8.3.6 CM 闪存存储器映射
      7. 8.3.7 外设寄存器存储器映射 (CM)
      8. 8.3.8 存储器类型
        1. 8.3.8.1 专用 RAM(Mx 和 Dx RAM)
        2. 8.3.8.2 本地共享 RAM (LSx RAM)
        3. 8.3.8.3 全局共享 RAM (GSx RAM)
        4. 8.3.8.4 CPU 消息 RAM (CPU MSGRAM)
        5. 8.3.8.5 CLA 消息 RAM (CLA MSGRAM)
        6. 8.3.8.6 CLA - DMA 消息 RAM (CLA-DMA MSGRAM)
        7. 8.3.8.7 CPUx - CM 消息 RAM (CPUx-CM MSGRAM)
        8. 8.3.8.8 专用 RAM (C0/C1 RAM)
        9. 8.3.8.9 共享 RAM(E0 和 Sx RAM)
    4. 8.4  标识
    5. 8.5  总线架构 - 外设连接
    6. 8.6  引导 ROM 和外设引导
      1. 8.6.1 器件引导
      2. 8.6.2 器件引导模式
      3. 8.6.3 器件引导配置
      4. 8.6.4 CPU1 的 GPIO 分配
    7. 8.7  双代码安全模块 (DCSM)
    8. 8.8  C28x (CPU1/CPU2) 子系统
      1. 8.8.1  C28x 处理器
        1. 8.8.1.1 浮点单元
        2. 8.8.1.2 三角函数加速器
        3. 8.8.1.3 快速整数除法单元
        4. 8.8.1.4 VCRC 单元
      2. 8.8.2  嵌入式实时分析和诊断 (ERAD)
      3. 8.8.3  背景 CRC-32 (BGCRC)
      4. 8.8.4  控制律加速器 (CLA)
      5. 8.8.5  直接存储器访问 (DMA)
      6. 8.8.6  处理器间通信 (IPC) 模块
      7. 8.8.7  C28x 计时器
      8. 8.8.8  双路时钟比较器 (DCC)
        1. 8.8.8.1 特性
        2. 8.8.8.2 DCCx(DCC0、DCC1 和 DCC2)时钟源输入映射
      9. 8.8.9  带有看门狗计时器的非可屏蔽中断 (NMIWD)
      10. 8.8.10 看门狗
      11. 8.8.11 可配置逻辑块 (CLB)
    9. 8.9  连接管理器 (CM) 子系统
      1. 8.9.1  Arm Cortex-M4 处理器
      2. 8.9.2  嵌套矢量中断控制器 (NVIC)
      3. 8.9.3  高级加密标准 (AES) 加速器
      4. 8.9.4  通用循环冗余校验 (GCRC) 模块
      5. 8.9.5  CM 不可屏蔽中断 (CMNMI) 模块
      6. 8.9.6  存储器保护单元 (MPU)
      7. 8.9.7  微型直接存储器访问 (µDMA)
      8. 8.9.8  看门狗
      9. 8.9.9  CM 时钟
        1. 8.9.9.1 CM 时钟源
      10. 8.9.10 CM 计时器
    10. 8.10 功能安全
  10. 应用、实施和布局
    1. 9.1 应用和实施
    2. 9.2 器件主要特性
    3. 9.3 应用信息
      1. 9.3.1 典型应用
        1. 9.3.1.1 高压牵引逆变器
          1. 9.3.1.1.1 系统方框图
          2. 9.3.1.1.2 高压牵引逆变器资源
        2. 9.3.1.2 车载充电器 (OBC)
          1. 9.3.1.2.1 系统方框图
          2. 9.3.1.2.2 OBC 资源
        3. 9.3.1.3 伺服驱动器控制模块
          1. 9.3.1.3.1 系统方框图
          2. 9.3.1.3.2 伺服驱动器控制模块资源
        4. 9.3.1.4 微型光伏逆变器
          1. 9.3.1.4.1 系统方框图
          2. 9.3.1.4.2 微型光伏逆变器资源
  11. 10器件和文档支持
    1. 10.1 入门和后续步骤
    2. 10.2 器件和开发支持工具命名规则
    3. 10.3 标识
    4. 10.4 工具与软件
    5. 10.5 文档支持
    6. 10.6 支持资源
    7. 10.7 商标
    8. 10.8 静电放电警告
    9. 10.9 术语表
  12. 11机械、封装和可订购信息
    1. 11.1 封装信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • ZWT|337
  • PTP|176
散热焊盘机械数据 (封装 | 引脚)
订购信息

外设寄存器存储器映射

表 8-3 外设寄存器存储器映射
位字段名称 DriverLib 名称 基址 CPU1 CPU2 DMA CLA 受流水线保护
实例 结构
外设帧 0 (PF0)
AdcaResultRegs ADC_RESULT_REGS ADCARESULT_BASE 0x0000_0B00 -
AdcbResultRegs ADC_RESULT_REGS ADCBRESULT_BASE 0x0000_0B20 -
AdccResultRegs ADC_RESULT_REGS ADCCRESULT_BASE 0x0000_0B40 -
AdcdResultRegs ADC_RESULT_REGS ADCDRESULT_BASE 0x0000_0B60 -
外设帧 1 (PF1)
EPwm1Regs EPWM_REGS EPWM1_BASE 0x0000_4000
EPwm2Regs EPWM_REGS EPWM2_BASE 0x0000_4100
EPwm3Regs EPWM_REGS EPWM3_BASE 0x0000_4200
EPwm4Regs EPWM_REGS EPWM4_BASE 0x0000_4300
EPwm5Regs EPWM_REGS EPWM5_BASE 0x0000_4400
EPwm6Regs EPWM_REGS EPWM6_BASE 0x0000_4500
EPwm7Regs EPWM_REGS EPWM7_BASE 0x0000_4600
EPwm8Regs EPWM_REGS EPWM8_BASE 0x0000_4700
EPwm9Regs EPWM_REGS EPWM9_BASE 0x0000_4800
EPwm10Regs EPWM_REGS EPWM10_BASE 0x0000_4900
EPwm11Regs EPWM_REGS EPWM11_BASE 0x0000_4A00
EPwm12Regs EPWM_REGS EPWM12_BASE 0x0000_4B00
EPwm13Regs EPWM_REGS EPWM13_BASE 0x0000_4C00
EPwm14Regs EPWM_REGS EPWM14_BASE 0x0000_4D00
EPwm15Regs EPWM_REGS EPWM15_BASE 0x0000_4E00
EPwm16Regs EPWM_REGS EPWM16_BASE 0x0000_4F00
EQep1Regs EQEP_REGS EQEP1_BASE 0x0000_5100
EQep2Regs EQEP_REGS EQEP2_BASE 0x0000_5140
EQep3Regs EQEP_REGS EQEP3_BASE 0x0000_5180
ECap1Regs ECAP_REGS ECAP1_BASE 0x0000_5200
ECap2Regs ECAP_REGS ECAP2_BASE 0x0000_5240
ECap3Regs ECAP_REGS ECAP3_BASE 0x0000_5280
ECap4Regs ECAP_REGS ECAP4_BASE 0x0000_52C0
ECap5Regs ECAP_REGS ECAP5_BASE 0x0000_5300
ECap6Regs ECAP_REGS ECAP6_BASE 0x0000_5340
ECap7Regs ECAP_REGS ECAP7_BASE 0x0000_5380
DacaRegs DAC_REGS DACA_BASE 0x0000_5C00
DacbRegs DAC_REGS DACB_BASE 0x0000_5C10
DaccRegs DAC_REGS DACC_BASE 0x0000_5C20
Cmpss1Regs CMPSS_REGS CMPSS1_BASE 0x0000_5C80
Cmpss2Regs CMPSS_REGS CMPSS2_BASE 0x0000_5CA0
Cmpss3Regs CMPSS_REGS CMPSS3_BASE 0x0000_5CC0
Cmpss4Regs CMPSS_REGS CMPSS4_BASE 0x0000_5CE0
Cmpss5Regs CMPSS_REGS CMPSS5_BASE 0x0000_5D00
Cmpss6Regs CMPSS_REGS CMPSS6_BASE 0x0000_5D20
Cmpss7Regs CMPSS_REGS CMPSS7_BASE 0x0000_5D40
Cmpss8Regs CMPSS_REGS CMPSS8_BASE 0x0000_5D60
Sdfm1Regs SDFM_REGS SDFM1_BASE 0x0000_5E00
Sdfm2Regs SDFM_REGS SDFM2_BASE 0x0000_5E80
外设帧 2 (PF2)
SpiaRegs SPI_REGS SPIA_BASE 0x0000_6100
SpibRegs SPI_REGS SPIB_BASE 0x0000_6110
SpicRegs SPI_REGS SPIC_BASE 0x0000_6120
SpidRegs SPI_REGS SPID_BASE 0x0000_6130
PmbusaRegs PMBUS_REGS PMBUSA_BASE 0x0000_6400
FsiTxaRegs FSI_TX_REGS FSITXA_BASE 0x0000_6600
FsiRxaRegs FSI_RX_REGS FSIRXA_BASE 0x0000_6680
FsiTxbRegs FSI_TX_REGS FSITXB_BASE 0x0000_6700
FsiRxbRegs FSI_RX_REGS FSIRXB_BASE 0x0000_6780
FsiRxcRegs FSI_RX_REGS FSIRXC_BASE 0x0000_6880
FsiRxdRegs FSI_RX_REGS FSIRXD_BASE 0x0000_6980
FsiRxeRegs FSI_RX_REGS FSIRXE_BASE 0x0000_6A80
FsiRxfRegs FSI_RX_REGS FSIRXF_BASE 0x0000_6B80
FsiRxgRegs FSI_RX_REGS FSIRXG_BASE 0x0000_6C80
FsiRxhRegs FSI_RX_REGS FSIRXH_BASE 0x0000_6D80
外设帧 3 (PF3)
AdcaRegs ADC_REGS ADCA_BASE 0x0000_7400 -
AdcbRegs ADC_REGS ADCB_BASE 0x0000_7480 -
AdccRegs ADC_REGS ADCC_BASE 0x0000_7500 -
AdcdRegs ADC_REGS ADCD_BASE 0x0000_7580 -
外设帧 4 (PF4)
InputXbarRegs INPUT_XBAR_REGS INPUTXBAR_BASE 0x0000_7900 - - -
XbarRegs XBAR_REGS XBAR_BASE 0x0000_7920 - - -
ClbInputXbarRegs INPUT_XBAR_REGS CLBINPUTXBAR_BASE 0x0000_7960 - - -
EPwmXbarRegs EPWM_XBAR_REGS EPWMXBAR_BASE 0x0000_7A00 - - -
CLBXbarRegs CLB_XBAR_REGS CLBXBAR_BASE 0x0000_7A40 - - -
OutputXbarRegs OUTPUT_XBAR_REGS OUTPUTXBAR_BASE 0x0000_7A80 - - -
ClbOutputXbarRegs OUTPUT_XBAR_REGS CLBOUTPUTXBAR_BASE 0x0000_7BC0 - - -
GpioCtrlRegs GPIO_CTRL_REGS GPIOCTRL_BASE 0x0000_7C00 - - -
外设帧 5 (PF5)
Emif1ConfigRegs EMIF1_CONFIG_REGS EMIF1CONFIG_BASE 0x0005_F4C0 - -
外设帧 6 (PF6)
Emif2ConfigRegs EMIF2_CONFIG_REGS EMIF2CONFIG_BASE 0x0005_F4E0 - - -
外设帧 9 (PF9)
SciaRegs SCI_REGS SCIA_BASE 0x0000_7200 - -
ScibRegs SCI_REGS SCIB_BASE 0x0000_7210 - -
ScicRegs SCI_REGS SCIC_BASE 0x0000_7220 - -
ScidRegs SCI_REGS SCID_BASE 0x0000_7230 - -
I2caRegs I2C_REGS I2CA_BASE 0x0000_7300 - -
I2cbRegs I2C_REGS I2CB_BASE 0x0000_7340 - -
外设帧 10 (PF10)
Clb1LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB1_LOGICCFG_BASE 0x0000_3000 - -
Clb1LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB1_LOGICCTL_BASE 0x0000_3100 - -
Clb1DataExchRegs CLB_DATA_EXCHANGE_REGS CLB1_DATAEXCH_BASE 0x0000_3180 - -
Clb2LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB2_LOGICCFG_BASE 0x0000_3200 - -
Clb2LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB2_LOGICCTL_BASE 0x0000_3300 - -
Clb2DataExchRegs CLB_DATA_EXCHANGE_REGS CLB2_DATAEXCH_BASE 0x0000_3380 - -
Clb3LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB3_LOGICCFG_BASE 0x0000_3400 - -
Clb3LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB3_LOGICCTL_BASE 0x0000_3500 - -
Clb3DataExchRegs CLB_DATA_EXCHANGE_REGS CLB3_DATAEXCH_BASE 0x0000_3580 - -
Clb4LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB4_LOGICCFG_BASE 0x0000_3600 - -
Clb4LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB4_LOGICCTL_BASE 0x0000_3700 - -
Clb4DataExchRegs CLB_DATA_EXCHANGE_REGS CLB4_DATAEXCH_BASE 0x0000_3780 - -
Clb5LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB5_LOGICCFG_BASE 0x0000_3800 - -
Clb5LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB5_LOGICCTL_BASE 0x0000_3900 - -
Clb5DataExchRegs CLB_DATA_EXCHANGE_REGS CLB5_DATAEXCH_BASE 0x0000_3980 - -
Clb6LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB6_LOGICCFG_BASE 0x0000_3A00 - -
Clb6LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB6_LOGICCTL_BASE 0x0000_3B00 - -
Clb6DataExchRegs CLB_DATA_EXCHANGE_REGS CLB6_DATAEXCH_BASE 0x0000_3B80 - -
Clb7LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB7_LOGICCFG_BASE 0x0000_3C00 - -
Clb7LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB7_LOGICCTL_BASE 0x0000_3D00 - -
Clb7DataExchRegs CLB_DATA_EXCHANGE_REGS CLB7_DATAEXCH_BASE 0x0000_3D80 - -
Clb8LogicCfgRegs CLB_LOGIC_CONFIG_REGS CLB8_LOGICCFG_BASE 0x0000_3E00 - -
Clb8LogicCtrlRegs CLB_LOGIC_CONTROL_REGS CLB8_LOGICCTL_BASE 0x0000_3F00 - -
Clb8DataExchRegs CLB_DATA_EXCHANGE_REGS CLB8_DATAEXCH_BASE 0x0000_3F80 - -
系统帧
- - M0_RAM_BASE 0x0000_0000 - - -
- - M1_RAM_BASE 0x0000_0400 - - -
CpuTimer0Regs CPUTIMER_REGS CPUTIMER0_BASE 0x0000_0C00 - - -
CpuTimer1Regs CPUTIMER_REGS CPUTIMER1_BASE 0x0000_0C08 - - -
CpuTimer2Regs CPUTIMER_REGS CPUTIMER2_BASE 0x0000_0C10 - - -
PieCtrlRegs PIE_CTRL_REGS PIECTRL_BASE 0x0000_0CE0 - - -
PieVectTable PIE_VECT_TABLE PIEVECTTABLE_BASE 0x0000_0D00 - - -
DmaRegs DMA_REGS DMA_BASE 0x0000_1000 - - -
Dmach1Regs DMA_CH_REGS DMA_CH1_BASE 0x0000_1020 - - -
Dmach2Regs DMA_CH_REGS DMA_CH2_BASE 0x0000_1040 - - -
Dmach3Regs DMA_CH_REGS DMA_CH3_BASE 0x0000_1060 - - -
Dmach4Regs DMA_CH_REGS DMA_CH4_BASE 0x0000_1080 - - -
Dmach5Regs DMA_CH_REGS DMA_CH5_BASE 0x0000_10A0 - - -
Dmach6Regs DMA_CH_REGS DMA_CH6_BASE 0x0000_10C0 - - -
Cla1Regs CLA_REGS CLA1_BASE 0x0000_1400 - - -
- - CLATOCPU_RAM_BASE 0x0000_1480 - -
- - CPUTOCLA_RAM_BASE 0x0000_1500 - -
- - CLATODMA_RAM_BASE 0x0000_1680 -
- - DMATOCLA_RAM_BASE 0x0000_1700 - -
HRCap6Regs HRCAP_REGS HRCAP6_BASE 0x0000_5360
HRCap7Regs HRCAP_REGS HRCAP7_BASE 0x0000_53A0
McbspaRegs McBSP_REGS MCBSPA_BASE 0x0000_6000
McbspbRegs McBSP_REGS MCBSPB_BASE 0x0000_6040
BgcrcCpuRegs BGCRC_REGS BGCRC_CPU_BASE 0x0000_6340 - -
BgcrcCla1Regs BGCRC_REGS BGCRC_CLA1_BASE 0x0000_6380 -
WdRegs WD_REGS WD_BASE 0x0000_7000 - -
NmiIntruptRegs NMI_INTRUPT_REGS NMI_BASE 0x0000_7060 - -
XintRegs XINT_REGS XINT_BASE 0x0000_7070 - -
SyncSocRegs SYNC_SOC_REGS SYNCSOC_BASE 0x0000_7940 - - -
DmaClaSrcSelRegs DMA_CLA_SRC_SEL_REGS DMACLASRCSEL_BASE 0x0000_7980 - -
GpioDataRegs GPIO_DATA_REGS GPIODATA_BASE 0x0000_7F00 -
GpioDataReadRegs GPIO_DATA_READ_REGS GPIODATAREAD_BASE 0x0000_7F80 -
- - LS0_RAM_BASE 0x0000_8000 - -
- - LS1_RAM_BASE 0x0000_8800 - -
- - LS2_RAM_BASE 0x0000_9000 - -
- - LS3_RAM_BASE 0x0000_9800 - -
- - LS4_RAM_BASE 0x0000_A000 - -
- - LS5_RAM_BASE 0x0000_A800 - -
- - LS6_RAM_BASE 0x0000_B000 - -
- - LS7_RAM_BASE 0x0000_B800 - -
- - D0_RAM_BASE 0x0000_C000 - - -
- - D1_RAM_BASE 0x0000_C800 - -
- - GS0_RAM_BASE 0x0000_D000 - -
- - GS1_RAM_BASE 0x0000_E000 - -
- - GS2_RAM_BASE 0x0000_F000 - -
- - GS3_RAM_BASE 0x0001_0000 - -
- - GS4_RAM_BASE 0x0001_1000 - -
- - GS5_RAM_BASE 0x0001_2000 - -
- - GS6_RAM_BASE 0x0001_3000 - -
- - GS7_RAM_BASE 0x0001_4000 - -
- - GS8_RAM_BASE 0x0001_5000 - -
- - GS9_RAM_BASE 0x0001_6000 - -
- - GS10_RAM_BASE 0x0001_7000 - -
- - GS11_RAM_BASE 0x0001_8000 - -
- - GS12_RAM_BASE 0x0001_9000 - -
- - GS13_RAM_BASE 0x0001_A000 - -
- - GS14_RAM_BASE 0x0001_B000 - -
- - GS15_RAM_BASE 0x0001_C000 - -
- - CMTOCPUXMSGRAM0_BASE 0x0003_8000 - -
- - CMTOCPUXMSGRAM1_BASE 0x0003_8400 - -
- - CPUXTOCMMSGRAM0_BASE 0x0003_9000 - -
- - CPUXTOCMMSGRAM1_BASE 0x0003_9400 - -
- - CPU1TOCPU2MSGRAM0_BASE 0x0003_A000 - -
- - CPU1TOCPU2MSGRAM1_BASE 0x0003_A400 - -
- - CPU2TOCPU1MSGRAM0_BASE 0x0003_B000 - -
- - CPU2TOCPU1MSGRAM1_BASE 0x0003_B400 - -
UsbRegs USB_REGS USBA_BASE 0x0004_0000 - -
Emif1Regs EMIF_REGS EMIF1_BASE 0x0004_7000 - -
Emif2Regs EMIF_REGS EMIF2_BASE 0x0004_7800 - - -
CanaRegs CAN_REGS CANA_BASE 0x0004_8000 -
CanbRegs CAN_REGS CANB_BASE 0x0004_A000 -
EscssRegs ESCSS_REGS ESC_SS_BASE 0x0005_7E00 - - -
EscssConfigRegs ESCSS_CONFIG_REGS ESC_SS_CONFIG_BASE 0x0005_7F00 - - -
- - MCANA_DRIVER_BASE 0x0005_8000 - - -
McanaSsRegs MCANSS_REGS MCANASS_BASE 0x0005_C400 - - -
McanaRegs MCAN_REGS MCANA_BASE 0x0005_C600 - - -
McanaErrRegs MCAN_ERROR_REGS MCANA_ERROR_BASE 0x0005_C800 - - -
Cpu2toCpu1IpcRegs CPU1TOCPU2_IPC_REGS_CPU2VIEW - 0x0005_CE00 - - -
Cpu1toCpu2IpcRegs CPU1TOCPU2_IPC_REGS_CPU1VIEW IPC_CPUXTOCPUX_BASE 0x0005_CE00 - - -
FlashPumpSemaphoreRegs FLASH_PUMP_SEMAPHORE_REGS FLASHPUMPSEMAPHORE_BASE 0x0005_CE24 - -
Cpu2toCmIpcRegs CPU2TOCM_IPC_REGS_CPU2VIEW - 0x0005_CE40 - - -
Cpu1toCmIpcRegs CPU1TOCM_IPC_REGS_CPU1VIEW IPC_CPUXTOCM_BASE 0x0005_CE40 - - -
DevCfgRegs DEV_CFG_REGS DEVCFG_BASE 0x0005_D000 - - -
ClkCfgRegs CLK_CFG_REGS CLKCFG_BASE 0x0005_D200 - -
CpuSysRegs CPU_SYS_REGS CPUSYS_BASE 0x0005_D300 - -
SysStatusRegs SYS_STATUS_REGS SYSSTAT_BASE 0x0005_D400 - -
SysPeriphAcRegs CPU2_PERIPH_AC_REGS PERIPHAC_BASE 0x0005_D500 - - -
SysPeriphAcRegs CPU1_PERIPH_AC_REGS PERIPHAC_BASE 0x0005_D500 - - -
AnalogSubsysRegs ANALOG_SUBSYS_REGS ANALOGSUBSYS_BASE 0x0005_D700 - - -
CmConfRegs CM_CONF_REGS CMCONF_BASE 0x0005_DC00 - - -
HwbistRegs HWBIST_REGS HWBIST_BASE 0x0005_E000 - -
PbistRegs PBIST_REGS PBIST_BASE 0x0005_E200 - - -
Dcc0Regs DCC_REGS DCC0_BASE 0x0005_E700 - - -
Dcc1Regs DCC_REGS DCC1_BASE 0x0005_E740 - - -
Dcc2Regs DCC_REGS DCC2_BASE 0x0005_E780 - - -
EradGlobalRegs ERAD_GLOBAL_REGS ERAD_GLOBAL_BASE 0x0005_E800 - -
EradHWBP1Regs ERAD_HWBP_REGS ERAD_HWBP1_BASE 0x0005_E900 - -
EradHWBP2Regs ERAD_HWBP_REGS ERAD_HWBP2_BASE 0x0005_E908 - -
EradHWBP3Regs ERAD_HWBP_REGS ERAD_HWBP3_BASE 0x0005_E910 - -
EradHWBP4Regs ERAD_HWBP_REGS ERAD_HWBP4_BASE 0x0005_E918 - -
EradHWBP5Regs ERAD_HWBP_REGS ERAD_HWBP5_BASE 0x0005_E920 - -
EradHWBP6Regs ERAD_HWBP_REGS ERAD_HWBP6_BASE 0x0005_E928 - -
EradHWBP7Regs ERAD_HWBP_REGS ERAD_HWBP7_BASE 0x0005_E930 - -
EradHWBP8Regs ERAD_HWBP_REGS ERAD_HWBP8_BASE 0x0005_E938 - -
EradCounter1Regs ERAD_COUNTER_REGS ERAD_COUNTER1_BASE 0x0005_E980 - -
EradCounter2Regs ERAD_COUNTER_REGS ERAD_COUNTER2_BASE 0x0005_E990 - -
EradCounter3Regs ERAD_COUNTER_REGS ERAD_COUNTER3_BASE 0x0005_E9A0 - -
EradCounter4Regs ERAD_COUNTER_REGS ERAD_COUNTER4_BASE 0x0005_E9B0 - -
EradCRCGlobalRegs ERAD_CRC_GLOBAL_REGS ERAD_CRC_GLOBAL_BASE 0x0005_EA00 - -
EradCRC1Regs ERAD_CRC_REGS ERAD_CRC1_BASE 0x0005_EA10 - -
EradCRC2Regs ERAD_CRC_REGS ERAD_CRC2_BASE 0x0005_EA20 - -
EradCRC3Regs ERAD_CRC_REGS ERAD_CRC3_BASE 0x0005_EA30 - -
EradCRC4Regs ERAD_CRC_REGS ERAD_CRC4_BASE 0x0005_EA40 - -
EradCRC5Regs ERAD_CRC_REGS ERAD_CRC5_BASE 0x0005_EA50 - -
EradCRC6Regs ERAD_CRC_REGS ERAD_CRC6_BASE 0x0005_EA60 - -
EradCRC7Regs ERAD_CRC_REGS ERAD_CRC7_BASE 0x0005_EA70 - -
EradCRC8Regs ERAD_CRC_REGS ERAD_CRC8_BASE 0x0005_EA80 - -
DcsmZ1Regs DCSM_Z1_REGS DCSM_Z1_BASE 0x0005_F000 - -
DcsmZ2Regs DCSM_Z2_REGS DCSM_Z2_BASE 0x0005_F080 - -
DcsmCommonRegs DCSM_COMMON_REGS DCSMCOMMON_BASE 0x0005_F0C0 - -
MemCfgRegs MEM_CFG_REGS MEMCFG_BASE 0x0005_F400 - -
AccessProtectionRegs ACCESS_PROTECTION_REGS ACCESSPROTECTION_BASE 0x0005_F500 - -
MemoryErrorRegs MEMORY_ERROR_REGS MEMORYERROR_BASE 0x0005_F540 - -
RomWaitStateRegs ROM_WAIT_STATE_REGS ROMWAITSTATE_BASE 0x0005_F580 - -
RomPrefetchRegs ROM_PREFETCH_REGS ROMPREFETCH_BASE 0x0005_F588 - -
TestErrorRegs TEST_ERROR_REGS TESTERROR_BASE 0x0005_F590 - -
Flash0CtrlRegs FLASH_CTRL_REGS FLASH0CTRL_BASE 0x0005_F800 - -
Flash0EccRegs FLASH_ECC_REGS FLASH0ECC_BASE 0x0005_FB00 - -
UidRegs UID_REGS UID_BASE 0x0007_0200 - - -
CpuIdRegs CPU_ID_REGS CPUID_BASE 0x0007_0223 - - -
DcsmZ1OtpRegs DCSM_Z1_OTP DCSM_Z1OTP_BASE 0x0007_8000 - - - -
DcsmZ2OtpRegs DCSM_Z2_OTP DCSM_Z2OTP_BASE 0x0007_8200 - - - -