ZHCSXJ5A September   2024  – November 2024 LMK1D2102L , LMK1D2104L , LMK1D2106L

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输出共模
      2. 8.3.2 失效防护输入
    4. 8.4 器件功能模式
      1. 8.4.1 输出启用/禁用和振幅选择
      2. 8.4.2 LVDS 输出端接
      3. 8.4.3 输入端接
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 Tape and Reel Information

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RGT|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

LMK1D210xL 是一款低噪声双通道时钟缓冲器,可将一个输入分配给最多 2 个 (LMK1D2102L)、4 个 (LMK1D2104L)、6 个 (LMK1D2106L) 或 8 个 (LMK1D2108L) LVDS 输出。输入可以为 LVDS、LVPECL、HCSL、CML 或 LVCMOS。

LMK1D210xL 专为驱动 50Ω 传输线路而设计。在单端模式下驱动输入时,对未使用的负输入引脚施加适当的偏置电压(请参阅图 8-8)。

LMK1D210xL 缓冲器可针对不同的工作电源提供两种输出共模工作电压(0.7V 和 1.2V)。该器件为直流耦合模式应用提供了设计灵活性。

AMP_SELA/AMP_SELB 控制引脚可用于选择不同的输出振幅 LVDS (350mV) 或升压 LVDS (500mV)。除振幅选择之外,还可以使用同一引脚禁用输出。

该器件还支持时钟和数字输入引脚的Fail-Safe Input 功能。该器件还整合了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。

封装信息
器件型号(1) 封装 封装尺寸(3)
LMK1D2102L RGT(VQFN,16) 3.00mm × 3.00mm
LMK1D2104L RHD(VQFN,28) 5.00mm × 5.00mm
LMK1D2106L RHA(VQFN,40) 6.00mm × 6.00mm
LMK1D2108L(2) RGZ(VQFN,48) 7.00mm × 7.00mm
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
仅为预发布版。
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 应用示例 应用示例