ZHCSXJ5A September   2024  – November 2024 LMK1D2102L , LMK1D2104L , LMK1D2106L

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输出共模
      2. 8.3.2 失效防护输入
    4. 8.4 器件功能模式
      1. 8.4.1 输出启用/禁用和振幅选择
      2. 8.4.2 LVDS 输出端接
      3. 8.4.3 输入端接
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 Tape and Reel Information

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RGT|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计过程

参阅输入端接,根据是单端还是差分输入来实现正确的输入端接。

参阅 LVDS 输出端接,根据接收器应用选择输出端接方案。

TI 建议使用 100Ω 电阻器对未使用的输出进行差分端接以获得最佳性能,尽管允许使用未端接的输出,但这会导致所使用输出的性能略有下降(输出交流共模 VOS)。

在该应用示例中,ADC 时钟和 SYSREF 时钟需要不同的输出连接方案。电源滤波和旁路对于低噪声应用至关重要。

LMK1D210xL 可提供多个输出共模范围,以满足 ADC 或 AFE 的接收器要求。如果 LMK1D210xL 的输出电压和接收器之间存在共模不匹配,请使用交流耦合来解决不匹配问题。交流耦合会增加与该交流耦合网络(高通滤波器)相关的稳定时间,从而可能在初始瞬态期间导致不确定的行为。对于此类应用,必须对输出进行直流耦合,因此需要采用一种方案来克服驱动器和接收器共模电压之间的固有不匹配。

应用手册将 LVDS 驱动器与 Sub-LVDS 接收器对接 讨论了如何将 LVDS 驱动器和 sub-LVDS 接收器对接。同样的概念也可应用于将 LMK1D210xL 输出连接到具有较低共模电压的接收器。

LMK1D2102L LMK1D2104L LMK1D2106L LMK1D2108L 将 LMK1D210x 与较低共模接收器进行直流耦合的原理图图 9-2 将 LMK1D210x 与较低共模接收器进行直流耦合的原理图

图 9-2 展示了用于降低共模电压的电阻分压器网络,前面提到的应用手册中对此进行了说明。根据接收器的输入共模电压要求来选择电阻器 R1、R2 和 R3。如前文所述,验证降低的摆幅是否能够满足接收器的要求。可以使用节 8.4.1 中突出显示的 AMP_SEL 引脚来选择更高摆幅模式(升压 LVDS 摆幅模式),以补偿电阻分压器引起的下降摆幅。