ZHCSCZ5F December 2013 – August 2025 LMK00334
PRODUCTION DATA
图 4-1 RTV 封装 32 引脚 WQFN顶视图| 引脚 | 类型(1)(4) | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| DAP | DAP | GND | 裸片连接焊盘连接到 PCB 接地平面以实现散热。 |
| CLKin_SEL0 | 13 | I | 时钟输入选择引脚(3) |
| CLKin_SEL1 | 16 | I | 时钟输入选择引脚(3) |
| CLKin0 | 14 | I | 通用时钟输入 0(差分/单端) |
| CLKin0* | 15 | I | 通用时钟输入 0(差分/单端) |
| CLKin1 | 27 | I | 通用时钟输入 1(差分/单端) |
| CLKin1* | 26 | I | 通用时钟输入 1(差分/单端) |
| CLKout_EN | 9 | I | 组 A 和组 B 低电平有效输出缓冲器使能。(3) |
| CLKoutA0 | 3 | O | 差分时钟输出 A0。 |
| CLKoutA0* | 4 | O | 差分时钟输出 A0。 |
| CLKoutA1 | 6 | O | 差分时钟输出 A1。 |
| CLKoutA1* | 7 | O | 差分时钟输出 A1。 |
| CLKoutB1 | 19 | O | 差分时钟输出 B1。 |
| CLKoutB1* | 18 | O | 差分时钟输出 B1。 |
| CLKoutB0 | 22 | O | 差分时钟输出 B0。 |
| CLKoutB0* | 21 | O | 差分时钟输出 B0。 |
| GND | 1、8、17、24 | GND | 接地 |
| NC | 25 | — | 内部未连接。引脚可以悬空、接地或以其他方式连接到绝对最大额定值 中规定的电源电压范围内的任何电位。 |
| OSCin | 11 | I | 晶体的输入。也可由 XO、TCXO 或其他外部单端时钟驱动。 |
| OSCout | 12 | O | 晶体的输出。如果 OSCin 由单端时钟驱动,则将 OSCout 保持悬空。 |
| REFout | 29 | O | LVCMOS 基准输出。通过将 REFout_EN 引脚拉至高电平来使能输出。 |
| REFout_EN | 31 | I | REFout 使能输入。使能信号与所选时钟输入内部同步。(3) |
| VCC | 10、28、32 | PWR | 内核和输入缓冲器块的电源。VCC 电源工作电压为 3.3V。使用靠近每个 VCC 引脚放置的 0.1µF、低 ESR 电容器进行旁路。 |
| VCCOA | 2、5 | PWR | A 组输出缓冲器的电源。VCCOA 工作电压为 3.3V 或 2.5V。VCCOA 引脚在内部相互连接。使用靠近每个 VCCO 引脚放置的 0.1µF、低 ESR 电容器进行旁路。(2) |
| VCCOB | 20、23 | PWR | B 组输出缓冲器的电源。VCCOB 工作电压为 3.3V 或 2.5V。VCCOB 引脚在内部相互连接。使用靠近每个 VCCO 引脚放置的 0.1µF、低 ESR 电容器进行旁路。(2) |
| VCCOC | 30 | PWR | REFout 缓冲器的电源。VCCOC 工作电压为 3.3V 或 2.5V。使用靠近每个 VCCO 引脚放置的 0.1µF、低 ESR 电容器进行旁路。(2) |