ZHCSCZ5F December   2013  – August 2025 LMK00334

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求、传播延迟和输出偏斜
    7. 5.7 典型特性
  7. 参数测量信息
    1. 6.1 差分电压测量术语
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 晶体功率耗散与 RLIM 间的关系
      2. 7.3.2 时钟输入
      3. 7.3.3 时钟输出
        1. 7.3.3.1 基准输出
    4. 7.4 器件功能模式
      1. 7.4.1 VCC 和 VCCO 电源
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 驱动时钟输入
        2. 8.2.1.2 晶体接口
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 终止和使用时钟驱动器
        2. 8.2.2.2 终止直流耦合差分操作
        3. 8.2.2.3 终止交流耦合差分操作
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 电流消耗和功率耗散计算
        1. 8.3.1.1 功率耗散示例:最坏情况下的功耗
      2. 8.3.2 电源旁路
        1. 8.3.2.1 电源纹波抑制
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
      3. 8.4.3 热管理
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

除非另有说明:VCC = 3.3V ± 5%,VCCO = 3.3V ± 5%,2.5V ± 5%,–40°C ≤ TA85°C,CLKin 以差分方式驱动,输入压摆率 ≥ 3V/ns。典型值表示在 VCC = 3.3V、VCCO = 3.3V、TA = 25°C 以及产品表征时的建议运行条件下最有可能达到的参数标准;因此,无法保证一定能获得典型值。(1)
参数 测试条件 最小值 典型值 最大值 单位
电流消耗 (1)
ICC_CORE 内核电源电流,所有输出均已禁用 选择 CLKinX 8.5 10.5 mA
选择 OSCin 10 13.5 mA
ICC_HCSL 50 58.5 mA
ICC_CMOS 3.5 5.5 mA
ICCO_HCSL 附加输出电源电流,HCSL 组已使能 包括两个组的输出组偏置和负载电流,所有输出上 RT = 50Ω 65 81.5 mA
ICCO_CMOS 附加输出电源电流,LVCMOS 输出已使能 200MHz,CL = 5pF VCCO = 3.3V ± 5% 9 10 mA
VCCO = 2.5V ± 5% 7 8 mA
电源纹波抑制 (PSRR)
PSRRHCSL 纹波引起的相位杂散电平(2)
差分 HCSL 输出
156.25MHz -72 dBc
312.5MHz -63
CMOS 控制输入(CLKin_SELn、CLKout_TYPEn、REFout_EN)
VIH 高电平输入电压 1.6 VCC V
VIL 低电平输入电压 GND 0.4 V
IIH 高电平输入电流 VIH = VCC,内部下拉电阻器 50 μA
IIL 低电平输入电流 VIL = 0V,内部下拉电阻器 -5 0.1 μA
时钟输入(CLKin0/CLKin0*、CLKin1/CLKin1*)
fCLKin 输入频率范围(8) 可在高达 400MHz 的频率下正常工作
根据输出类型指定输出频率范围和时序(请参阅 LVCMOS 输出规格)
DC 400 MHz
VIHD 差分输入高电压 CLKin 以差分方式驱动 Vcc V
VILD 差分输入低电压 GND V
VID 差分输入电压摆幅(3) 0.15 1.3 V
VCMD 差分输入 CMD 共模电压 VID = 150mV 0.25 VCC – 1.2 V
VID = 350mV 0.25 VCC – 1.1
VID = 800mV 0.25 VCC – 0.9
VIH 单端输入 IH 高电压 CLKinX 驱动单端(交流或直流耦合),CLKinX* 交流耦合至 GND 或在 VCM 范围内外部偏置 VCC V
VIL 单端输入 IL 低电压 GND V
VI_SE 单端输入电压摆幅(8) 0.3 2 Vpp
VCM 单端输入 CM 共模电压 0.25 VCC – 1.2 V
ISOMUX 多路复用器隔离,CLKin0 至 CLKin1 fOFFSET > 50kHz,PCLKinX = 0dBm fCLKin0 = 100MHz -84 dBc
fCLKin0 = 200MHz -82
fCLKin0 = 500MHz -71
fCLKin0 = 1000MHz -65
晶体接口(OSCin、OSCout)
FCLK 外部时钟频率范围(8) OSCin 驱动单端,OSCout 悬空 250 MHz
FXTAL 晶体频率范围 基本模式晶体 ESR ≤ 200Ω(10 到 30MHz)ESR ≤ 125Ω(30 到 40MHz)(4) 10 40 MHz
CIN OSCin 输入电容 1 pF
HCSL 输出(CLKoutAn/CLKoutAn*、CLKoutBn/CLKoutBn*)
fCLKout 输出频率范围(8) RL = 50Ω 至 GND,CL ≤ 5pF DC 400 MHz
JitterADD_PCle PCIe 7.0 的附加 RMS 相位抖动(8)

PCIe 第 7 代抖动

CLKin:100MHz,压摆率 ≥ 3V/ns

3.51

5.45

fs

JitterADD_PCle PCIe 6.0 的附加 RMS 相位抖动(8)

PCIe 第 6 代抖动

CLKin:100MHz,压摆率 ≥ 3V/ns

5.04

7.78

fs

JitterADD_PCle PCIe 5.0 的附加 RMS 相位抖动(8)

PCIe 第 5 代抖动

CLKin:100MHz,压摆率 ≥ 3V/ns 7.17

12.8

fs

JitterADD_PCle PCIe 4.0 的附加 RMS 相位抖动(8) PCIe 第 4 代,
PLL BW = 2MHz-5MHz,
CDR = 10MHz
CLKin:100MHz,压摆率 ≥ 3V/ns

20.3

30.5

fs

JitterADD_PCle PCIe 3.0 的附加 RMS 相位抖动(8) PCIe 第 3 代,
PLL BW = 2MHz-5MHz,
CDR = 10MHz
CLKin:100MHz,压摆率 ≥ 3V/ns

20.3

30.5

fs
JitterADD 附加 RMS 抖动积分带宽 12MHz 到 20MHz(5) VCCO = 3.3V,
RT = 50Ω 至 GND
CLKin:100MHz,压摆率 ≥ 3V/ns 77 fs
本底噪声 本底噪声 fOFFSET ≥ 10MHz(6)(7) VCCO = 3.3V,
RT = 50Ω 至 GND
CLKin:100MHz,压摆率 ≥ 3V/ns -161.3 dBc/Hz
占空比 占空比(8) 50% 输入时钟占空比 45% 55%
VOH 输出高电压 TA = 25°C,直流测量,
RT = 50Ω 至 GND
520 810 920 mV
-150 0.5 150 mV
VOL 输出低电压
VCROSS 绝对交叉电压(8)(9) RL = 50Ω 至 GND,CL ≤ 5pF 250 350 460 mV
140 mV
ΔVCROSS VCROSS 的总变化(8)(9)
tR 输出上升时间 20% 至 80%(9)(12) 250MHz,长达 10 英寸的均匀传输线路,具有 50Ω 特性阻抗,RL = 50Ω 至 GND,CL ≤ 5pF 225 400 ps
tF 输出下降时间 80% 至 20%(9)(12) 225 400 ps
LVCMOS 输出 (REFout)
fCLKout 输出频率范围(8) CL ≤ 5pF DC 250 MHz
JitterADD 附加 RMS 抖动积分带宽 1MHz 到 20MHz(5) VCCO = 3.3V,
CL ≤ 5pF
100MHz,输入压摆率 ≥ 3V/ns 95 fs
本底噪声 本底噪声 fOFFSET ≥ 10MHz(6)(7) VCCO = 3.3V,
CL ≤ 5pF
100MHz,输入压摆率 ≥ 3V/ns -159.3 dBc/Hz
占空比 占空比(8) 50% 输入时钟占空比 45% 55%
VOH 输出高电压 1mA 负载 VCCO – 0.1 V
VOL 输出低电压 0.1 V
IOH 输出高电平电流(拉电流) VO = VCCO/2 VCCO = 3.3V 28 mA
VCCO = 2.5V 20
VCCO = 3.3V 28 mA
VCCO = 2.5V 20
IOL 输出低电平电流(灌电流)
tR 输出上升时间 20% 至 80%(9)(12) 250MHz,长达 10 英寸的均匀传输线路,具有 50Ω 特性阻抗,RL = 50Ω 至 GND,CL ≤ 5pF 225 400 ps
tF 输出下降时间 80% 至 20%(10)(12) 225 400 ps
tEN 输出使能时间(10) CL ≤ 5pF 3 周期
tDIS 输出禁用时间(10) 3 周期
有关电流消耗和功率耗散计算的更多信息,请参阅电源相关建议热管理
电源纹波抑制(或 PSRR)定义为:在 VCCO 电源上注入单音正弦信号(纹波)时,调制到时钟输出上的单边带相位杂散电平(单位为 dBc)。假设没有幅度调制效应且调制指数较小,则可以使用测量的单边带相位杂散电平 (PSRR) 来计算峰值间确定性抖动 (DJ),如下所示: DJ (ps pk-pk) = [ (2 × 10(PSRR / 20)) / (π × fCLK) ] × 1E12
有关 VID 和 VOD 电压的定义,请参阅差分电压测量术语
必须满足规定的 ESR 要求,以验证振荡器电路是否存在启动问题。但是,要保持低于晶体的最大功率耗散(驱动电平)规格,晶体的较低 ESR 值并非必需。有关晶体驱动电平注意事项,请参阅晶体接口
对于 100MHz 和 156.25MHz 时钟输入条件,使用方法 1 计算附加 RMS 抖动 (JADD):JADD = SQRT(JOUT2 - JSOURCE2),其中 JOUT 是在输出驱动器上测得的总 RMS 抖动,JSOURCE 是应用于 CLKin 的时钟源的 RMS 抖动。对于 625MHz 时钟输入条件,使用方法 2 近似计算附加 RMS 抖动:JADD = SQRT(2 × 10dBc/10) / (2 × π × fCLK),其中 dBc 是从 12kHz 到 20MHz 带宽内积分得到的输出本底噪声的相位噪声功率。相位噪声功率的计算公式如下:dBc = Noise Floor + 10 × log10(20MHz – 12kHz)
输出缓冲器的本底噪声作为缓冲器的远端相位噪声进行测量。通常,此偏移 ≥ 10MHz,但对于较低的频率,由于测量设备限制,此测量偏移可低至 5MHz。
随着时钟输入压摆率降低,相位噪底降低。与单端时钟相比,由于共模噪声抑制,差分时钟输入(LVDS、LVPECL)在较低压摆率下不易受到本底噪声降低的影响。但是,TI 建议对差分时钟使用尽可能高的输入压摆率,以在器件输出端实现最佳本底噪声性能。
规格根据表征进行验证,而未经生产测试。
HCSL 或 CMOS 的交流时序参数取决于输出电容负载。
输出使能时间是 REFout_EN 被拉至高电平后使能输出所需的输入时钟周期数。同样,输出禁用时间是 REFout_EN 被拉至低电平后禁用输出所需的输入时钟周期数。为了实现精确测量,REFout_EN 信号的边沿转换速度必须远快于输入时钟周期。
输出偏斜是在相同电源电压和温度条件下运行时,具有相同输出缓冲器类型和相同负载的任意两个输出之间的传播延迟差值。
参数根据设计指定,未经生产测试。