ZHCSCZ5F December 2013 – August 2025 LMK00334
PRODUCTION DATA
输入时钟可从 CLKin0/CLKin0*、CLKin1/CLKin1* 或 OSCin 中选择。时钟输入选择通过 CLKin_SEL[1:0] 输入控制,如表 7-1 所示。有关时钟输入要求,请参阅驱动时钟输入。选择 CLKin0 或 CLKin1 后,晶体电路断电。选择 OSCin 后,晶体振荡器电路启动,并且时钟将分配给所有输出。更多信息,请参阅晶体接口。或者,OSCin 可以由单端时钟(最高 250MHz)而不是晶体驱动。
| CLKin_SEL1 | CLKin_SEL0 | 所选输入 |
|---|---|---|
| 0 | 0 | CLKin0, CLKin0* |
| 0 | 1 | CLKin1, CLKin1* |
| 1 | X | OSCin |
表 7-2 显示选择 CLKin0/CLKin0* 或 CLKin1/CLKin1* 时输出逻辑状态与输入状态间的关系。选择 OSCin 时,输出状态是 OSCin 输入状态的反相复制。
| 所选 CLKin 的状态 | 已使能输出 的状态 |
|---|---|
| CLKinX 和 CLKinX* 输入悬空 | 逻辑低电平 |
| CLKinX 和 CLKinX* 输入短接 | 逻辑低电平 |
| CLKin 逻辑低电平 | 逻辑低电平 |
| CLKin 逻辑高电平 | 逻辑高电平 |