ZHCSCZ5F December 2013 – August 2025 LMK00334
PRODUCTION DATA
在实际系统应用中,电源噪声(纹波)可能由开关电源、数字 ASIC 或 FPGA 等产生。虽然电源旁路有助于滤除部分此类噪声,但了解电源纹波对器件性能的影响非常重要。将单音正弦信号施加到 LMK00334 等时钟分配器件的电源时,该信号可以在时钟输出(载波)上产生窄带相位调制以及幅度调制。在单边带相位噪声频谱中,纹波引起的相位调制显示为相对于载波的相位杂散电平(测量单位为 dBc)。
对于 LMK00334,电源纹波抑制(或 PSRR)测量为:将纹波信号注入 VCCO 电源时,调制到时钟输出上的单边带相位杂散电平(单位为 dBc)。PSRR 测试设置如图 8-8 所示。
信号发生器用于将正弦信号注入 DUT 板的 VCCO 电源,在器件的 VCCO 引脚处测量峰值间纹波幅度。限幅放大器用于消除差分输出时钟上的幅度调制,并将信号转换为单端信号供相位噪声分析仪使用。在以下电源纹波条件下,对 156.25MHz 和 312.5MHz 的时钟频率进行相位杂散电平测量:
假设没有幅度调制效应且调制指数较小,则可以使用测量的单边带相位杂散电平 (PSRR) 来计算峰值间确定性抖动 (DJ),如下所示:
典型特性 中的 PSRR 与纹波频率间的关系 图显示 156.25MHz 和 312.5MHz 处纹波引起的相位杂散电平。LMK00334 在整个纹波频率范围内表现出非常出色且性能良好的 PSRR 特性。HCSL 的相位杂散电平在 156.25MHz 处低于 –72dBc,在312.5MHz 处低于 –63dBc。使用方程式 10,这些相位杂散电平对应的峰值间确定性抖动值为:在 156.25MHz 处为 1.02ps 和在 312.5MHz 处为 1.44ps。测试表明,在相同的纹波幅度和频率条件下,当 VCCO = 3.3V 时,器件的 PSRR 性能有所提升。