ZHCSQZ2 November   2025 LM65680

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 相关产品
  6. 引脚配置和功能
    1. 5.1 可润湿侧翼
    2. 5.2 针对间隙和 FMEA 进行引脚排列设计
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性描述
      1. 7.3.1  输入电压范围(VIN1、VIN2)
      2. 7.3.2  高压偏置电源子稳压器(VCC、BIAS)
      3. 7.3.3  精度使能和可调节电压 UVLO (EN/UVLO)
      4. 7.3.4  输出电压设定点(FB、BIAS)
      5. 7.3.5  开关频率 (RT)
      6. 7.3.6  模式选择和时钟同步 (MODE/SYNC)
        1. 7.3.6.1 时钟同步
        2. 7.3.6.2 时钟锁定
      7. 7.3.7  设备配置 (CNFG/SYNCOUT)
      8. 7.3.8  双随机展频 (DRSS)
      9. 7.3.9  高侧 MOSFET 和栅极驱动 (BST)
      10. 7.3.10 可配置软启动 (SS)
        1. 7.3.10.1 从压降中恢复
      11. 7.3.11 保护功能
        1. 7.3.11.1 电源正常监视器 (PG)
        2. 7.3.11.2 过流和短路保护
        3. 7.3.11.3 断续模式保护
        4. 7.3.11.4 热关断
      12. 7.3.12 两相单输出运行
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 工作模式
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 动力总成元件
        1. 8.1.1.1 降压电感器
        2. 8.1.1.2 输出电容器
        3. 8.1.1.3 输入电容器
        4. 8.1.1.4 EMI 滤波器
      2. 8.1.2 误差放大器和补偿
      3. 8.1.3 最高环境温度
        1. 8.1.3.1 降额曲线
    2. 8.2 典型应用
      1. 8.2.1 设计 1 — 具有宽输入电压范围和高效率的 5V、8A 同步降压稳压器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1  使用 WEBENCH® 工具创建定制设计方案
          2. 8.2.1.2.2  选择开关频率
          3. 8.2.1.2.3  降压电感器选择
          4. 8.2.1.2.4  输入电容器选型
          5. 8.2.1.2.5  输出电容器
          6. 8.2.1.2.6  输出电压设定点
          7. 8.2.1.2.7  补偿器件
          8. 8.2.1.2.8  设置输入电压 UVLO
          9. 8.2.1.2.9  减轻 EMI、RDRSS
          10. 8.2.1.2.10 自举电容器,CBST
        3. 8.2.1.3 应用曲线
      2.      设计 2 – 高效率 48V 至 12V 400kHz 同步降压稳压器
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1 降压电感器选择
          2. 8.2.2.2.2 输入电容器选型
          3. 8.2.2.2.3 输出电容器
          4. 8.2.2.2.4 输出电压设定点
          5. 8.2.2.2.5 补偿器件
          6. 8.2.2.2.6 前馈电容器
          7. 8.2.2.2.7 软启动电容器
        3. 8.2.2.3 应用曲线
    3. 8.3 最佳设计实践
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 热设计和布局
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 开发支持
        1. 9.1.2.1 使用 WEBENCH® 工具创建定制设计方案
    2. 9.2 文档支持
      1. 9.2.1 相关文档
        1. 9.2.1.1 低 EMI 设计资源
        2. 9.2.1.2 热设计资源
        3. 9.2.1.3 多相位设计资源
        4. 9.2.1.4 PCB 布局资源
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

双随机展频 (DRSS)

LM65680/60/40 提供双随机展频 (DRSS) 功能,可在宽频率范围内降低电源的 EMI。如图 7-6 所示,DRSS 将低频三角调制曲线与高频逐周期假随机调制曲线相结合。低频三角调制提高了较低射频频带中的性能,高频随机调制提高了较高射频频带中的性能。

展频通过将窄带信号转换为宽带信号,以将能量分散在多个频率上。由于行业标准要求对不同的频带使用不同的 EMI 接收器分辨率带宽 (RBW) 设置,因此 RBW 对展频性能有影响。DRSS 能够分别使用低频三角调制曲线和高频逐周期随机调制曲线来同时提高低 RBW 和高 RBW 条件下的 EMI 性能。对于 CISPR 25,DRSS 最高可以将低频频段(150kHz 至 30MHz)中的传导发射降低 10dBμV,并将高频频段(30MHz 至 108MHz)中的传导发射降低 5dBμV。向 MODE/SYNC 施加外部时钟信号会禁用 DRSS。

LM65680 双随机展频实现图 7-6 双随机展频实现

器件提供宽低频调制曲线,以 6kHz 平均调制频率将开关频率扩展 ±10%。如表 7-4 所示,LM65680/60/40还提供开关节点波形整形功能,该功能在启用时会调整开关节点电压上升转换以减少振铃和过冲。

表 7-4 DRSS 和转换率控制
DRSS/MCOMM DRSS 转换率控制
短接至 VCC(1) 启用,±10%,6kHz 启用
保持断开 启用,±10%,6kHz 启用
150kΩ 至 PGND 启用,±10%,6kHz 禁用
49.9kΩ 至 PGND 禁用 启用
短接至 PGND(1) 禁用 禁用
仅适用于单相运行。