ZHCSQY9 October 2024 LM65680-Q1
ADVANCE INFORMATION
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| NC | 1 | A | 无连接引脚。保持悬空。 |
| PG | 2 | O | 电源正常状态输出引脚。此引脚是一个集电极开路输出,如果输出电压超出指定的调节窗口,该输出会变为低电平。 |
| COMP | 3 | A | 外部补偿引脚。此引脚是跨导放大器的输出。如果使用了此引脚,请将补偿网络从 COMP 引脚连接到 PGND。如果未使用此引脚,则必须将其连接到 VCC。 |
| FB | 4 | A | 反馈引脚。连接到 GND 以配置 3.3V 固定输出电压。连接到 VCC 以配置 5V 固定输出电压。将此引脚连接到反馈分压器接触点以提供可调输出选项。调节阈值为 0.8V。 |
| SS | 5 | A | 软启动延迟编程引脚。如果 SS 引脚保持开路,则内部软启动电路会在 5.3ms 内将 FB 基准从零斜升至满量程值。如果在 SS 引脚和 PGND 之间连接了一个电容器,则可以将软启动时间设置为更高的值。 |
| SGND | 6 | G | 检测 GND 引脚。连接到系统地。 |
| CONFIG/CLKOUT | 7 | I/O | 配置引脚。此引脚将器件配置为主器件(单相或两相运行)或辅助器件(两相运行)并选择内部补偿(单相运行)或外部补偿(单相或两相运行)。如果配置为主器件进行两相运行,则该引脚在启动后变为 CLKOUT 引脚。 |
| MODE/SYNC | 8 | I/O | 模式和同步输入引脚。将此引脚连接到 PGND,或将引脚驱动为低电平以在自动模式下运行。将此引脚连接到 VCC,或将引脚驱动为高电平,或发送同步时钟信号以在 FPWM 模式下运行。与外部时钟同步时,使用 RT 引脚将内部频率设置为接近同步频率,以避免外部时钟开启和关闭时产生干扰。 |
| RT | 9 | I/O | 开关频率编程引脚。通过一个阻值介于 6.81kΩ 和 54.2kΩ 之间的电阻器将此引脚连接至 PGND,以将开关频率设置在 300kHz 和 2200kHz 之间。以 400kHz 运行时,连接到 VCC。以 2.2MHz 运行时,连接到 PGND。不能悬空。 |
| EN/UVLO | 10 | P | 精密使能引脚。将此引脚驱动为高电平/低电平可启用/禁用器件。该引脚可直接连接至 VIN。精密使能允许将该引脚用作可调节 UVLO。不能悬空。 |
| NC | 11 | O | 无连接引脚。保持悬空。 |
| PGND1 | 12 | G | 内部低侧 MOSFET 的电源地。将此引脚连接到系统地。必须为 PGND2 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN1。 |
| NC | 13 | — | 无连接引脚。保持悬空,以便在 PGND1 和 VIN1 引脚之间保持 1mm 的间隙。如果 PGND1 和 VIN1 引脚之间的 0.75mm 间隙满足系统引脚间隙要求,则此引脚短接至 PGND1。 |
| VIN1 | 14 | P | 到稳压器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND1。提供到 VIN2 的低阻抗连接。 |
| NC | 15 | — | 无连接引脚。保持悬空,以便在 VIN1 和 SW1 之间保持 0.5mm 的间隙。 |
| SW1 | 16 | P | 器件开关引脚和稳压器的开关节点。连接到输出电感器。 |
| SW2 | 17 | P | |
| SW3 | 18 | P | |
| BST | 19 | P | 高侧驱动器上部电源轨。在 SW 节点和 BST 之间连接一个 100nF 电容器。当 SW 节点为低电平时,内部二极管为电容器充电。 |
| NC | 20 | — | 无连接引脚。保持悬空,以便在 VIN2 和 BST 之间保持 0.5mm 的间隙。 |
| VIN2 | 21 | P | 到稳压器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND2。提供到 VIN1 的低阻抗连接。 |
| NC | 22 | — | 无连接引脚。保持悬空,以便在 PGND2 和 VIN2 引脚之间保持 1mm 的间隙。如果 PGND2 和 VIN2 引脚之间的 0.75mm 间隙满足系统引脚间隙要求,则此引脚短接至 PGND2。 |
| PGND2 | 23 | G | 内部低侧 MOSFET 的电源地。连接到系统地。必须为 PGND1 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN2。 |
| VCC | 24 | P | 内部稳压器输出。用作内部控制电路的电源。不要将此引脚连接至任何外部负载。在该引脚和 PGND 之间连接一个 1µF 优质电容器。 |
| DRSS/MODECOMM | 25 | I/O | 双随机展频 (DRSS) 选择引脚。有关可用的 DRSS 选项,请参阅双随机展频 (DRSS)。如果配置为两相运行,则此引脚成为主器件和辅助器件之间的模式通信引脚。对于两相运行,请将主器件和辅助器件的 MODECOMM 引脚连接在一起。 |
| BIAS | 26 | P | 内部稳压器的输入端。如果配置为固定 VOUT,则将该引脚连接到 VOUT 节点以闭合控制环路。如果配置为可调 VOUT,则将该引脚连接到 VOUT 节点或 3.3V 至 30V 的外部辅助电源。如果输出电压高于 30V 且未使用外部电源,则将该引脚连接到 GND。 |
| PGND | 27 | G | 外露 PGND 焊盘。在 PCB 上,连接到系统地。该引脚是芯片的主要散热路径。必须通过焊接到 PCB 上的大覆铜区域来将焊盘用于散热。采用示例电路板布局布线中所建议的尽可能多的散热过孔可确保实现更低的封装热阻和更高的热性能。 |