ZHCSXG2P September   2006  – August 2024 DS90UR124-Q1 , DS90UR241-Q1

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4引脚配置和功能
  6. 5规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 TCLK 的串行器输入时序要求
    7. 5.7 串行器开关特性
    8. 5.8 解串器开关特性
    9. 5.9 典型特性
  7. 6详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  初始化和锁定机制
      2. 6.3.2  数据传输
      3. 6.3.3  重新同步
      4. 6.3.4  断电
      5. 6.3.5  三态
      6. 6.3.6  预加重
      7. 6.3.7  交流耦合和终端
        1. 6.3.7.1 接收器终端选项 1
        2. 6.3.7.2 接收器终端选项 2
        3. 6.3.7.3 接收器终端选项 3
      8. 6.3.8  信号质量增强器
      9. 6.3.9  @SPEED-BIST 测试功能
      10. 6.3.10 DS90C241 和 DS90C124 的向后兼容模式
    4. 6.4 器件功能模式
  8.   应用和实施
    1. 7.1 应用信息
      1. 7.1.1 使用 DS90UR241 和 DS90UR124
      2. 7.1.2 显示应用
      3. 7.1.3 典型应用连接
    2. 7.2 典型应用
      1. 7.2.1 DS90UR241-Q1 典型应用连接
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 电源注意事项
          2. 7.2.1.2.2 噪声容限
          3. 7.2.1.2.3 传输介质
          4. 7.2.1.2.4 46
          5. 7.2.1.2.5 热链路插入
        3. 7.2.1.3 应用曲线
      2. 7.2.2 DS90UR124 典型应用连接
        1. 7.2.2.1 设计要求
        2. 7.2.2.2 详细设计过程
        3. 7.2.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
        1. 7.4.1.1 PCB 布局和电源系统注意事项
        2. 7.4.1.2 LVDS 互连指南
      2. 7.4.2 布局示例
  9. 7器件和文档支持
    1. 7.1 器件支持
    2. 7.2 文档支持
      1. 7.2.1 相关文档
    3. 7.3 接收文档更新通知
    4. 7.4 支持资源
    5. 7.5 商标
    6. 7.6 静电放电警告
    7. 7.7 术语表
  10. 8修订历史记录
  11.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

@SPEED-BIST 测试功能

为了协助供应商进行测试验证,DS90UR241 和 DS90UR124 配备了内置自检 (BIST) 功能,可支持系统制造和现场诊断。BIST 模式旨在以全链路速度检查整个高速串行链路,而无需使用昂贵的专业测试设备。该功能为系统主机提供了一种简单的方法来对串行器和解串器执行诊断测试。BIST 功能可通过 DS90UR124 上的 2 个控制引脚轻松配置。当 BIST 模式激活时,串行器能够传输内部生成的 PRBS 数据模式。该模式遍历互连链路,抵达解串器。DS90UR124 包含片上 PRBS 模式验证电路,可检查数据模式是否存在位错误并在解串器的数据输出引脚上报告错误。

@SPEED-BIST 功能使用 DS90UR124 解串器上的 2 个信号引脚(BISTEN 和 BISTM)。BISTEN 和 BISTM 引脚共同确定 BIST 模式的功能。BISTEN 信号(高电平)激活解串器上的测试功能。启用 BIST 模式后,DS90UR241 串行器上的所有数据输入通道 DIN[23:0] 必须设置为逻辑低电平或悬空,这样解串器才能开始接受数据。在整个 BIST 工作期间,还必须应用串行器的输入时钟信号 (TCLK)。BISTM 引脚选择 BIST 功能的错误报告状态模式。当 BIST 配置为错误状态模式 (BISTM = LOW) 时,每个 ROUT[23:0] 输出都对应于逐个周期的位错误。ROUT[23:0] 数据输出引脚上的相应并行输入中指示位不匹配的结果。在 BIST 错误计数累加器模式 (BISTM = HIGH) 中,ROUT[7:0] 上的 8 位计数器用于表示检测到的错误数(0 至最大 255)。解串器的 PASS 引脚会报告 BIST 测试成功完成。必须首先锁定解串器的 PLL 以确保 PASS 状态有效。PASS 状态引脚保持低电平,然后在传输链路上达到 1x10-9 BER 后切换到高电平。