ZHCSKM7I December 2019 – August 2025 DP83826E , DP83826I
PRODUCTION DATA
增强模式是 DP83826 在启动时可配置的两种模式之一。此模式允许 DP83826 支持除标准以太网应用之外的实时以太网应用。要将 DP83826 配置为增强模式,请将 ModeSelect(引脚 1)保持未连接状态,或使用电阻器上拉至 VDDIO。
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称 | 否 | ||
| ModeSelect | 1 | 复位:I,PU 激活:I,PU | 该引脚选择 DP83826 工作模式:基本模式或增强模式。对于增强模式,该引脚应保持 NC 或通过电阻器上拉至 VDDIO。对于基本模式,该引脚应短接至 GND。 |
| CEXT | 2 | A | 外部电容器:通过一个 2nF 电容器将 CEXT 引脚连接至 GND。 |
| VDDA3V3 | 3 | 电源 | 输入模拟电源:3.3V。有关去耦电容器要求,请参阅数据表的电源相关建议部分。 |
| RD_M | 4 | A | 差分接收输入(取决于物理介质:PMD):该等差分输入可自动配置为接受 10BASE-Te、100BASE-TX 特定信令模式。 |
| RD_P | 5 | A | |
| TD_M | 6 | A | 差分发送输出 (PMD):这些差分输出根据为 PHY 选择的配置,被配置为 10BASE-Te 或 100BASE-TX 信令模式。 |
| TD_P | 7 | A | |
| XO | 8 | A | 晶体输出:基准时钟输出。XO 引脚仅用于晶振。CMOS 电平振荡器与 XI 相连时,保持该引脚为悬空。 |
| XI/50MHzIn | 9 | A | 晶体或振荡器输入时钟: MII 模式、RMII 主模式:25MHz ± 50ppm 容差晶体或振荡器时钟。 RMII 从模式:50MHz ± 50ppm 容差 CMOS 级振荡器时钟。 |
| RBIAS | 10 | A | 1% 精度接地的 RBIAS(偏置电阻器)值 6.49kΩ。 |
| MDIO | 11 | 复位:I,PU 激活:I/O,PU | 管理数据 I/O:双向管理数据信号,可由管理站或 PHY 提供。该引脚具有 10kΩ 的内部上拉电阻。如果需要,可以添加一个外部上拉电阻器。 |
| MDC | 12 | 复位:I,PD 激活:I,PD | 管理数据时钟:MDIO 串行管理输入/输出数据的同步时钟。该时钟可以与 MAC 发送与接收时钟异步。最大时钟速率为 25MHz。没有最低时钟速率。 |
| RX_D3 | 13 | 复位:I,PD 激活:O Strap7 | 接收数据:对电缆上接收的符号进行解码并呈现到这些引脚上(与 RX_CLK 的上升沿同步)。且在 RX_DV 置位时包含有效数据。在 MII 模式下会接收半字节 RX_D[3:0]。在 RMII 模式下会接收 2 位 RX_D[1:0]。 |
| RX_D2 | 14 | 复位:I,PD 激活:O Strap8 | |
| RX_D1 | 15 | 复位:I,PD 激活:O Strap9 | |
| RX_D0 | 16 | 复位:I,PD 激活:O Strap0 | |
| VDDIO | 17 | 电源 | I/O 电源电压:3.3V 或 1.8V。有关去耦电容器要求,请参阅数据表的电源去耦建议部分。 |
| RX_DV/ CRS_DV | 18 | 复位:I,PD 激活:O Strap10 | 接收数据有效:该引脚表示 MII 模式的 RX_D[3:0] 上和 RMII 模式的 RX_D[1:0] 上存在有效数据。在 MII 模式下,该引脚用作 RX_DV。在 RMII 模式下,该引脚用作 CRS_DV,并整合了 RMII 载波和接收数据有效指示功能。该引脚可在 RMII 模式下配置为 RX_DV 以启用 RMII 中继器模式。 |
| RX_CLK/ 50MHz_RMII | 19 | 复位:I,PD 激活:O | MII 接收时钟:MII 接收时钟提供速度为 100bps 的 25MHz 基准时钟和速度为 10Mbps 的 2.5MHz 基准时钟,该时钟源自接收的数据流。 在 RMII 主模式下,这提供 50MHz 基准时钟。在 RMII 从模式下,该引脚未被使用,仍然为输入,下拉。 |
| RX_ER | 20 | 复位:I,PD 激活:O Strap6 | 接收错误:该引脚指示在 MII 和 RMII 模式下接收到的数据包中检测到错误符号。 在 MII 模式下,RX_ER 与 RX_CLK 的上升沿同步置为高电平。 在 RMII 模式下,RX_ER 与基准时钟的上升沿同步置为高电平。对于每个接收错误,包括空闲期间的错误,RX_ER 均被置为高电平。 该配置 (strap) 仅在上电时锁存,在引脚复位时不会锁存。 |
| PWRDN/INT | 21 | 复位:I,PU 激活:I/O,PU | 断电(默认),中断:该引脚的默认功能是断电。要将该引脚配置为中断,需要访问寄存器。在断电功能中,该引脚上的低电平有效信号会将器件置于断电模式。如果该引脚配置为中断引脚,则会在发生中断条件时将该引脚置位为低电平。该引脚具有带弱内部上拉电阻 (9.5kΩ) 的开漏输出。某些应用需要外部 PU 电阻。 |
| TX_CLK | 22 | 复位:I,PD 激活:O Strap5 | MII 发送时钟:MII 发送时钟提供速度为 100Mbps 的 25MHz 基准时钟和速度为 10Mbps 的 2.5MHz 基准时钟。请注意,在 MII 模式下,该时钟具有以输入时钟为基准的恒定相位。在 RMII 模式下未使用。 |
| TX_EN | 23 | 复位:I,PD 激活:I,PD | 发送使能:TX_EN 出现在 TX_CLK 的上升沿。TX_EN 表示在 MII 模式下的 TX_D[3:0] 上和 RMII 模式下的 TX_D[1:0] 上存在有效数据输入。TX_EN 是高电平有效信号。 |
| TX_D0 | 24 | 复位:I,PD 激活:I,PD | 发送数据: 在 MII 模式下,从 MAC 接收的发送数据半字节与 TX_CLK 的上升沿同步。 在 RMII 模式下,从 MAC 接收的 TX_D[1:0] 与基准时钟上升沿同步。 |
| TX_D1 | 25 | 复位:I,PD 激活:I,PD | |
| TX_D2 | 26 | 复位:I,PD 激活:I,PD | |
| TX_D3 | 27 | 复位:I,PD 激活:I,PD | |
| COL/LED2/TX_ER/GPIO | 28 | 复位:I,PD 激活:O Strap4 | 碰撞检测(默认):在 MII 模式下,当引脚用作碰撞检测 (COL) 时,该引脚在全双工模式下始终为低电平。在半双工模式下,只有当发送和接收介质都非空闲时,COL 才置为高电平。通过寄存器配置,该引脚还可配置为第二个附加 LED 驱动器 (LED2)、MII TX_ER 信号或通用 I/O (GPIO)。 在 RMII 模式下,该引脚默认用作 LED2。 |
| CRS/LED3 | 29 | 复位:I,PD 激活:O Strap3 | 载波侦听(默认): 在 MII 模式下,当接收或发送介质非空闲时,该引脚置为高电平。载波侦听和接收数据有效。通过寄存器配置,可以将该引脚配置为 LED (LED3)。 在 RMII 模式下,该引脚默认配置为 LED3。 |
| LED0 | 30 | 复位:I,PD 激活:O Strap2 | LED0:除了指示链路状态以外,LED 还能够指示发送与接收活动。当链路正常时,LED 亮起。当发送器或接收器处于活动状态时,LED 将闪烁。 LED 极性是根据引脚上的外部上拉或下拉自动检测的(低电平有效/高电平有效)。 |
| CLKOUT/LED1 | 31 | 复位:I,PU 激活:O Strap1 | 该引脚在上电复位 (POR) 后将来自 XI 的 25MHz 基准时钟作为默认输出。输出不受复位影响,从而允许应用复位 PHY,而不会影响其他系统。输出时钟仅在深度断电时关闭。 可以使用 strap 或寄存器配置将该引脚配置为用作 LED1。该配置 (strap) 仅在上电时锁存,在引脚复位时不会锁存。当链路速率为 100Mbps 时,LED 亮起。如果链路速率为 10Mbps 或无链路,则 LED 保持熄灭。 LED 极性是根据引脚上的外部上拉或下拉自动检测的(低电平有效/高电平有效)。 该配置 (strap) 仅在上电时锁存,在引脚复位时不会锁存。 |
| RST_N | 32 | 复位:I,PU 激活:I,PU | 复位为低电平:RST_N 引脚是低电平有效复位输入。将该引脚置位为低电平(至少 25μs),可强制执行复位过程。启动复位会引起对配置 (strap) 引脚的重新扫描,并会将 PHY 的所有内部寄存器复位为默认值。 |