ZHCSKM7I December   2019  – August 2025 DP83826E , DP83826I

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 模式比较表
  6. 引脚配置和功能(增强模式)
  7. 引脚配置和功能(基本模式)
  8. 规格
    1. 7.1 绝对最大额定值
    2. 7.2 ESD 等级
    3. 7.3 建议运行条件
    4. 7.4 热性能信息
    5. 7.5 电气特性
    6. 7.6 时序要求
    7. 7.7 时序图
    8. 7.8 典型特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  自动协商(速度/双工选择)
      2. 8.3.2  自动 MDIX 分辨率
      3. 8.3.3  节能以太网
        1. 8.3.3.1 EEE 概述
        2. 8.3.3.2 EEE 协商
      4. 8.3.4  旧 MAC 的 EEE 不支持 802.3az
      5. 8.3.5  局域网唤醒数据包检测
        1. 8.3.5.1 魔术包结构
        2. 8.3.5.2 魔术包示例
        3. 8.3.5.3 局域网唤醒配置和状态
      6. 8.3.6  低功耗模式
        1. 8.3.6.1 主动睡眠
        2. 8.3.6.2 IEEE 断电
        3. 8.3.6.3 深度断电状态
      7. 8.3.7  RMII 中继器模式
      8. 8.3.8  时钟输出
      9. 8.3.9  媒体独立接口 (MII)
      10. 8.3.10 简化媒体独立接口 (RMII)
      11. 8.3.11 串行管理接口
        1. 8.3.11.1 扩展寄存器空间访问
        2. 8.3.11.2 写入地址操作
        3. 8.3.11.3 读取地址操作
        4. 8.3.11.4 写入(无后增量)操作
        5. 8.3.11.5 读取(无后增量)操作
        6. 8.3.11.6 示例写入操作(无后增量)
      12. 8.3.12 100BASE-TX
        1. 8.3.12.1 100BASE-TX 变送器
          1. 8.3.12.1.1 代码组编码和注入
          2. 8.3.12.1.2 扰频器
          3. 8.3.12.1.3 NRZ 到 NRZI 编码器
          4. 8.3.12.1.4 二进制到 MLT-3 转换器
        2. 8.3.12.2 100BASE-TX 接收器
      13. 8.3.13 10BASE-Te
        1. 8.3.13.1 静噪
        2. 8.3.13.2 正常链路脉冲检测和生成
        3. 8.3.13.3 Jabber
        4. 8.3.13.4 工作链路链极性检测和校正
      14. 8.3.14 环回模式
        1. 8.3.14.1 近端环回
        2. 8.3.14.2 MII 环回
        3. 8.3.14.3 PCS 环回
        4. 8.3.14.4 数字环回
        5. 8.3.14.5 模拟环回
        6. 8.3.14.6 远端(反向)环回
      15. 8.3.15 BIST 配置
      16. 8.3.16 电缆诊断
        1. 8.3.16.1 时域反射法 (TDR)
      17. 8.3.17 快速链路丢失功能
      18. 8.3.18 LED 和 GPIO 配置
    4. 8.4 编程
      1. 8.4.1 硬件自举配置
        1. 8.4.1.1 自举配置(增强模式)
        2. 8.4.1.2 Strap 配置(基本模式)
    5. 8.5 寄存器映射
      1. 8.5.1 DP83826 寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 双绞线接口 (TPI) 网络电路
      2. 9.2.2 变压器推荐
      3. 9.2.3 电容直流阻断
      4. 9.2.4 设计要求
        1. 9.2.4.1 时钟要求
          1. 9.2.4.1.1 振荡器
          2. 9.2.4.1.2 晶体
      5. 9.2.5 详细设计过程
        1. 9.2.5.1 MII 布局指南
        2. 9.2.5.2 RMII 布局指南
        3. 9.2.5.3 MDI 布局指南
      6. 9.2.6 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
        1. 9.4.1.1 信号布线
        2. 9.4.1.2 返回路径
        3. 9.4.1.3 变压器布局
        4. 9.4.1.4 金属浇注
        5. 9.4.1.5 PCB 层堆叠
          1. 9.4.1.5.1 布局示例
  11. 10器件和文档支持
    1. 10.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

DP83826 是一款符合 IEEE802.3 10BASE-Te 与 100BASE-TX 标准的单端口物理层收发器。DP83826 旨在满足严格的工业现场总线应用需求,并具备超低延迟,确定的延迟变化(在复位和下电上电期间),XI 和 TX_CLK 之间的固定相位,低功耗和使用硬件自举的配置(用于实现快速链接)。该器件支持标准 MII 和 RMII(主模式和从模式),可直接连接到媒体访问控制器 (MAC)。器件专用的 CLKOUT 引脚可用于为系统上的其他模块提供时钟。此外,PWRDN 引脚从上电复位 (POR) 开始控制 DP83826 的连接,并帮助设计 DP83826 和主机片上系统 (SoC) 或现场可编程门阵列 (FPGA) 控制器的异步上电。

该器件采用集成 LDO 的 3.3V 单电源供电设计,能够提供内部模块所需的电压轨。该器件允许使用 3.3V 或 1.8V 的 I/O 电压接口,从而使 DP83826 能够作为单电源 PHY 运行。DP83826 中的自动电源配置允许 VDDIO 电源的任意组合,不需要进行额外的配置设置。

DP83826 采用能够执行均衡,数据恢复以及误差纠正的混合信号处理,通过长度不超过 150 米的 CAT5e 双绞线电缆实现稳健运行。

DP83826 使用硬件自举在上电序列期间提供两种可选模式。

  • 基本模式
  • 增强模式

通过使用当今许多应用中使用的通用引脚配置,基本模式可提供标准以太网应用所需的所有功能,从而简化现有平台中的评估和测试。集成的 MAC 和 MDI 终端简化了使用 DP83826 时的电路板设计。由一个具有 25MHz 外部晶振或振荡器输入的单个 PLL 生成所需的全部时钟输出。

注: 有关在使用通用标准以太网引脚排列的现有系统中使用 DP83826基本模式的分步方法,请参阅 SNLA338

增强模式包括基本模式中描述的所有运行模式,然而,引脚的改变可实现额外的特性。处于增强模式的DP83826 除了可用于标准以太网应用外,还可用于以太网现场总线应用。功能包括:

  • 专用基准时钟输出:CLKOUT(引脚31)可用于同步整个系统,从而降低延迟(减少 MAC 上的 FIFO)。这个时钟在 POR 时启用,并且在复位过程中保持可用。此功能还可减少其他 PHY 和板上主机 SoC/FPGA 对专用时钟的需求。
  • 支持使用强制模式,MDI 或 MDIX 的专用硬件配置 (strap),用于从 POR 和复位快速建立链路。
  • IEEE 断电引脚:PWRDN(引脚 21)有助于 DP83826的异步上电和主机 SoC/FPGA 控制,仍可以通过此专用引脚管理 DP83826 链路建立。
  • PHY 寻址非 MAC 接口引脚上的硬件自举,以提高 MII 和 RMII MAC 接口引脚上的信号完整性。

有关两种模式的引脚映射,请参阅 节 5节 6

要为这两种模式配置硬件自举,请参阅 节 8.4.1.1节 8.4.1.2