ZHCSKM7I December 2019 – August 2025 DP83826E , DP83826I
PRODUCTION DATA
该器件具有多个时钟输出配置选项。外部晶体或 CMOS 级振荡器为内部 PHY 基准时钟提供激励。本地基准时钟用作器件内所有时钟的中央时钟源。
该器件支持的时钟输出选项包括:
MAC IF 时钟与所选的 MAC 接口以相同速率运行。对于 RMII 操作,MAC IF 时钟频率为50MHz。
XI 时钟是直通选项,允许将 XI 引脚时钟传递到 GPIO 引脚。请注意,在从 GPIO 传输之前对时钟进行缓冲,输出时钟振幅处于选定的 VDDIO 电平。默认情况下,POR 释放后在 CLK_OUT/LED1 引脚上提供该时钟(请参阅上电时序中的 T4)。
自由运行时钟是由 PLL 在内部产生的 125MHz 自由运行时钟。自由运行时钟对于异步数据传输应用很有用。
该恢复时钟是从连接的链路伙伴恢复的 125MHz 恢复时钟。PHY 从接收到的(从链路伙伴发送的)数据中恢复时钟。
所有时钟配置选项均由 LED GPIO 配置寄存器启用。
通过寄存器配置(寄存器 0x304[2:0])将此引脚配置为输入引脚,可禁用 CLKOUT。