ZHCSJ67B December 2018 – January 2025 DP83825I
PRODUCTION DATA
PCB 布线存在损耗,如果导线过长,会导致信号质量降低。布线必须尽可能短。除非另有说明,否则所有信号布线必须为 50Ω 单端阻抗。差分布线必须为 100Ω 差分阻抗。请务必确保阻抗始终可控。阻抗不连续性会产生反射,进而导致发射与信号完整性问题。对于所有信号布线(特别是差分信号对),必须避免出现残桩。
图 7-5 差分信号布线在差分对内,布线必须相互平行,长度匹配。长度匹配能够最大限度减小延迟差异,避免增加共模噪声与发射。长度匹配对 MAC 接口连接也很重要。对于所有 RMII 发送信号布线,长度必须相互匹配,对于所有 RMII 接收信号布线,长度也必须相互匹配。
信号路径布线不得存在交叉或过孔情形。过孔会导致阻抗不连续情形发生,必须最大限度减少过孔情形。在同一层布线差分信号对。不同层的信号之间至少要有一个返回路径平面,否则不得存在交叉情形。差分对之间必须始终保持恒定的耦合距离。为提高便利性和效率,TI 建议首先布线关键信号(即 MDI 差分对、基准时钟和 MAC IF 布线)。