为了正确执行 DMD 的断电操作,必须在预期断电之前执行以下断电过程:
- 将 PARKZ 信号置为低电平且持续时间至少为 500μs,以允许 DLPC964 完成连接的 DMD 的断电过程。
- 在 500μs 期间,PARKZ 信号保持低电平,DLPC964 将完成断电过程并将 DMD_PWREN 置为低电平,以关断 DMD 电源。
- 在 DMD_PWREN 被置为无效之后,可以安全地为 DLP 芯片组断电,如图 7-12 所示。
如果出现意外的功率损耗,则电源管理系统必须检测到输入功率损耗,将 POWERGOOD 信号置为有效并发送到 DLPC964,并将 DLPC964 和 DMD 的所有工作功率级别维持至少 500μs,以允许 DLPC964 完成连接的 DMD 的断电过程。
停止 DMD 并在不断电的情况下重新启动系统的正确序列如
图 7-13 所示,以下过程进行了概述:
- 将 PARKZ 置为低电平以停止 DMD。
- 等待至少 500μs,以便 DLPC964 控制器和 DMD 完成 DMD 停止序列。
- 当 PARKZ 仍被置为低电平(使 DMD 保持停止状态)时,将 SYS_ARSTZ 置为低电平并持续至少 50ms 以复位 DLPC964 控制器。
- 将 SYS_ARSTZ 置为无效以使 DLPC964 控制器恢复至就绪状态。
- 将 PARKZ 置为无效以使 DMD 解除停止。
表 7-6 断电时序要求
| 参数 |
|
最小值 |
最大值 |
单位 |
| tpf |
PARKZ 低电平时间 |
500 |
|
μs |
| tsa |
SYS_ARSTZ 低电平时间 |
50 |
|
ms |
| tps |
从 SYS_ARSTZ 有效到 PARKZ 无效的最小延迟 |
0 |
|
ms |