ZHCSLI3A July 2020 – July 2025 CDCE6214
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| tSU_SYNC | 建立时间同步脉冲 | 相对于 100MHz 的 PLL 基准上升沿 (R=1) | 3 | ns | ||
| tH_SYNC | 保持时间同步脉冲 | 相对于 100MHz 的 PLL 基准上升沿 (R=1) | 3 | ns | ||
| tPWH_SYNC | 用于同步的高脉冲宽度 | 当 R = 1 时,至少 2 个 PFD 周期 + 24 个反馈预分频器周期 | 60 | ns | ||
| tPWL_SYNC | 用于同步的低脉冲宽度 | 当 R = 1 时,至少 1 个 PFD 周期 | 6 | ns | ||
| tEN | 独立输出使能时间(1) | 三态到第一个有效上升沿 | 4 | nCK | ||
| tDIS | 独立输出禁用时间(1) | 最后一个有效下降沿到三态 | 4 | nCK | ||