A53SS 模块支持以下功能:
- 双核 A53 集群
- AArch32 和 AArch64 执行状态
- 全部异常级别 EL0-3
- A32 指令集(以前的 ARM 指令集)
- T32 指令集(以前的 Thumb 指令集)
- A64 指令集
- 高级 SIMD 和浮点扩展 (NEON)
- ARMv8 加密扩展
- ARMv8 加密扩展
- ARM GICv3 架构
- 大多数指令具有对称双发射的顺序流水线
- 具有系统 MMU 的 Harvard L1
- 32KB 指令高速缓存
- 32KB 数据高速缓存
- 256KB 共享 L2 高速缓存
- 通用计时器
- 调试
- 128 位 VBUSM 启动器接口(用于 axi_r 和 axi_r 通道)
- 128 位 VBUSM 目标接口(用于加速器一致性端口)
- 64 位格雷编码系统输入时间
- 48 位格雷编码调试输入时间
- 用于调试的 32 位 VBUSP 目标接口
- 具有 BISOR 的集成 PBIST 控制器
有关更多信息,请参阅器件 TRM 的处理器和加速器 一章中的双 A53 MPU 子系统 一节。