表 6-113 PRU_ICSSG PRU 时序要求 - Σ-Δ 模式 请参阅图 6-94 和图 6-95
| 编号 |
参数 |
说明 |
最小值 |
最大值 |
单位 |
| PRSD1 |
tc(SD_CLK) |
周期时间,SDx_CLK |
40 |
|
ns |
| PRSD2L |
tw(SD_CLKL) |
脉冲持续时间,SDx_CLK 低电平 |
20 |
|
ns |
| PRSD2H |
tw(SD_CLKH) |
脉冲持续时间,SDx_CLK 高电平 |
20 |
|
ns |
| PRSD3 |
tsu(SD_D-SD_CLK) |
建立时间,在 SDx_CLK 有效边沿之前 SDx_D 有效 |
10 |
|
ns |
| PRSD4 |
th(SD_CLK-SD_D) |
保持时间,在 SDx_CLK 有效边沿之前 SDx_D 有效 |
5 |
|
ns |
表 6-114 PRU_ICSSG PRU 时序要求 - 外设接口模式 请参阅图 6-96
| 编号 |
参数 |
说明 |
最小值 |
最大值 |
单位 |
| PRPIF1 |
tw(PIF_DATA_INH) |
脉冲持续时间,PIF_DATA_IN 高电平 |
2 + 0.475*(4*P)(1) |
|
ns |
| PRPIF2 |
tw(PIF_DATA_INL) |
脉冲持续时间,PIF_DATA_IN 低电平 |
2 + 0.475*(4*P)(1) |
|
ns |
(1) P = 1x(或 TX)时钟周期(以 ns 为单位),由 ICSSG_PRUn_ED_TX_CFG_REG 寄存器中的 PRUn_ED_TX_DIV_FACTOR 和 PRUn_ED_TX_DIV_FACTOR_FRAC 定义。PRUN 表示各自的 PRU0 或 PRU1 实例。
表 6-115 PRU_ICSSG PRU 开关特性 - 外设接口模式 请参阅图 6-97
| 编号 |
参数 |
说明 |
最小值 |
最大值 |
单位 |
| PRPIF3 |
tc(PIF_CLK) |
周期时间,PIF_CLK |
30 |
|
ns |
| PRPIF4 |
tw(PIF_CLKH) |
脉冲持续时间,PIF_CLK 高电平 |
0.475*P(1) |
|
ns |
| PRPIF5 |
tw(PIF_CLKL) |
脉冲持续时间,PIF_CLK 低电平 |
0.475*P(1) |
|
ns |
| PRPIF6 |
td(PIF_CLK-PIF_DATA_OUT) |
延迟时间,PIF_CLK 下降至 PIF_DATA_OUT |
-5 |
5 |
ns |
| PRPIF7 |
td(PIF_CLK-PIF_DATA_EN) |
延迟时间,PIF_CLK 下降至 PIF_DATA_EN |
-5 |
5 |
ns |
(1) P = 1x(或 TX)时钟周期(以 ns 为单位),由 ICSSG_PRUn_ED_TX_CFG_REG 寄存器中的 PRUn_ED_TX_DIV_FACTOR 和 PRUn_ED_TX_DIV_FACTOR_FRAC 定义。PRUN 表示各自的 PRU0 或 PRU1 实例。