ZHCSPR9 December   2023 AFE782H1 , AFE882H1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求
    7. 5.7  时序图
    8. 5.8  典型特性:VOUT DAC
    9. 5.9  典型特性:ADC
    10. 5.10 典型特性:参考文献
    11. 5.11 典型特性:HART 调制解调器
    12. 5.12 典型特性:电源
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  数模转换器 (DAC) 概述
        1. 6.3.1.1 DAC 电阻串
        2. 6.3.1.2 DAC 缓冲器放大器
        3. 6.3.1.3 DAC 传递函数
        4. 6.3.1.4 DAC 增益和偏移校准
        5. 6.3.1.5 可编程压摆率
        6. 6.3.1.6 DAC 寄存器结构和清除状态
      2. 6.3.2  模数转换器 (ADC) 概述
        1. 6.3.2.1 ADC 操作
        2. 6.3.2.2 ADC 自定义通道序列发生器
        3. 6.3.2.3 ADC 同步
        4. 6.3.2.4 ADC 偏移校准
        5. 6.3.2.5 外部监控输入
        6. 6.3.2.6 温度传感器
        7. 6.3.2.7 自诊断多路复用器
        8. 6.3.2.8 ADC 旁路
      3. 6.3.3  可编程超限警报
        1. 6.3.3.1 基于警报的中断
        2. 6.3.3.2 警报操作配置寄存器
        3. 6.3.3.3 警报电压发生器
        4. 6.3.3.4 温度传感器警报功能
        5. 6.3.3.5 内部基准警报功能
        6. 6.3.3.6 ADC 警报功能
        7. 6.3.3.7 故障检测
      4. 6.3.4  IRQ
      5. 6.3.5  HART 接口
        1. 6.3.5.1  FIFO 缓冲器
          1. 6.3.5.1.1 FIFO 缓冲器访问
          2. 6.3.5.1.2 FIFO 缓冲器标志
        2. 6.3.5.2  HART 调制器
        3. 6.3.5.3  HART 解调器
        4. 6.3.5.4  HART 调制解调器模式
          1. 6.3.5.4.1 半双工模式
          2. 6.3.5.4.2 全双工模式
        5. 6.3.5.5  HART 调制和解调仲裁
          1. 6.3.5.5.1 HART 接收模式
          2. 6.3.5.5.2 HART 发送模式
        6. 6.3.5.6  HART 调制器时序和前导码要求
        7. 6.3.5.7  HART 解调器时序和前导码要求
        8. 6.3.5.8  HART 通信的 IRQ 配置
        9. 6.3.5.9  使用 SPI 进行 HART 通信
        10. 6.3.5.10 使用 UART 进行 HART 通信
        11. 6.3.5.11 存储器内置自检 (MBIST)
      6. 6.3.6  内部基准
      7. 6.3.7  集成精密振荡器
      8. 6.3.8  精密振荡器诊断
      9. 6.3.9  一次性可编程 (OTP) 存储器
      10. 6.3.10 GPIO
      11. 6.3.11 计时器
      12. 6.3.12 唯一芯片标识符 (ID)
      13. 6.3.13 暂存区寄存器
    4. 6.4 器件功能模式
      1. 6.4.1 DAC 断电模式
      2. 6.4.2 寄存器内置自检 (RBIST)
      3. 6.4.3 复位
    5. 6.5 编程
      1. 6.5.1 通信设置
        1. 6.5.1.1 SPI 模式
        2. 6.5.1.2 UART 模式
        3. 6.5.1.3 SPI + UART 模式
        4. 6.5.1.4 HART 功能设置选项
      2. 6.5.2 GPIO 编程
      3. 6.5.3 串行外设接口 (SPI)
        1. 6.5.3.1 SPI 帧定义
        2. 6.5.3.2 SPI 读取和写入
        3. 6.5.3.3 帧错误校验
        4. 6.5.3.4 同步
      4. 6.5.4 UART 接口
        1. 6.5.4.1 UART 中断模式 (UBM)
          1. 6.5.4.1.1 连接 FIFO 缓冲器和寄存器映射
      5. 6.5.5 状态位
      6. 6.5.6 看门狗计时器
  8. 寄存器映射
    1. 7.1 AFEx82H1 寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 多通道配置
    2. 8.2 典型应用
      1. 8.2.1 4mA 至 20mA 电流变送器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 电流环路控制
          2. 8.2.1.2.2 HART 连接
          3. 8.2.1.2.3 输入保护和整流
          4. 8.2.1.2.4 系统电流预算
        3. 8.2.1.3 应用曲线
    3. 8.3 初始化设置
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
FIFO 缓冲器访问

在仅 SPI 模式下,两个 FIFO 缓冲器均通过寄存器地址进行访问。HART 总线通信活动通过 IRQ 引脚和 MODEM_STATUS 寄存器报告给主机控制器。请参阅节 6.3.5.8,了解使用 AFEx82H1 在 SPI 和 HART 之间进行转换时建议采用的基于 IRQ 的通信技术。

写入 FIFO_U2H_WR 寄存器时会使 HART 发送数据进入 FIFO_U2H 的队列中。计算正确的奇偶校验位并将奇偶校验位包含在数据中。请勿尝试从 FIFO_U2H 读取数据,因为不支持来自 FIFO_U2H_WR 寄存器的读取请求。从 FIFO_U2H_WR 寄存器进行的读取会返回 FIFO_U2H 的出队指针位置中的数据,但不会使数据出队。

读取 FIFO_H2U_RD 寄存器时会使 HART 接收数据从 FIFO_H2U 出队。如果启用了 CRC 并且在读取请求期间发生 CRC 错误,则不会有数据从 FIFO_H2U 缓冲器出队,且回读帧中的数据无效。对 FIFO_H2U_RD 寄存器的写入将被忽略。

在 SPI + UART 模式下通过 UART 接口与 HART 调制解调器进行通信时,UARTIN 引脚上接收到的任何字符都会直接进入 FIFO_U2H 的队列中。然后,当允许发送 (CTS) 响应生效时,该字符会自动从 FIFO_U2H 出队,并在 MOD_OUT 引脚上发送。同样,在 RX_IN 或 RX_INF 引脚上接收到的任何字符都会直接进入 FIFO_H2U 的队列中。然后,该字符会自动从 FIFO_H2U 出队,并作为普通 UART 字符在 UARTOUT 上发送。

FIFO 缓冲器由 UART 直接访问;因此,请勿将 FIFO_U2H_WR 和 FIFO_H2U_RD 寄存器与 SPI 一起使用。由于在数据路径中使用 FIFO_U2H,因此从 UARTIN 引脚到 MOD_OUT 引脚存在延时;另请参阅节 6.3.5.6。同样,由于使用 FIFO_H2U,从 RX_IN 或 RX_INF 引脚到 UARTOUT 引脚存在延时;另请参阅节 6.3.5.7

HART 总线通信活动通过 CD 和 RTS 引脚连接到主机控制器。如果未使用 CD 和 RTS 引脚,请定期轮询 MODEM_STATUS 寄存器以监控调制解调器的状态。

在 UBM 模式下,UARTIN 引脚上接收到的任何不属于中断命令的字符都会直接进入 FIFO_U2H 的队列中。然后,当 CTS 响应生效时,该字符会自动从 FIFO_U2H 出队,并在 MOD_OUT 引脚上发送。尽管 UBM 数据包可以访问所有寄存器,但不要使用中断命令向 FIFO_U2H_WR 寄存器写入 HART 发送数据。应使用标准 8O1 UART 字符格式使数据进入 FIFO_U2H 缓冲器的队列中,从而进入 HART 调制器。

同样,请勿使用中断命令从 FIFO_H2U_RD 寄存器读取 HART 接收数据。在 UBM 模式下,HART 接收数据会自动从 FIFO_H2U 出队,并作为普通 UART 字符在 UARTOUT 上发送。