ZHCSXJ8B December 2024 – June 2025 ADC3648 , ADC3649
PRODUCTION DATA
该器件提供了多达四个数字下变频器,如方框图 所示。通过使用交叉点开关和 SPI 寄存器写入,可以将四个 DDC 中的任何一个连接到任何 ADC 或 2x AVG 块的输出端。在双频带模式(每个 ADC 1 个 DDC)下,支持 /2 到 /32768 的抽取,而在 4 DDC 模式下,可能的最低抽取为 /4,如表 8-5 所示。该器件支持实数抽取(仅限双频带)和复数抽取。在实数抽取中,通带约为 40%,而在复数抽取中,通带约为 80%,如表 8-6 所示。
| DDC 数量 | 最小抽取率 | 最大抽取率 |
|---|---|---|
| 2(每个 ADC 1 个 DDC) | /2 | /32768 |
| 4 | /4 | /32768 |
| 抽取因子(复数) | 每个 DDC 的复数输出带宽 | 每个 DDC 的实数输出带宽 |
|---|---|---|
| N | 0.8 x FS / N | 0.4 x FS / N |
抽取通过设置 <COMMON DECIMATION> SPI 寄存器(0x169,D3-D0)来启用。默认情况下,该器件设为实数 抽取。复数 抽取通过寄存器<COMPLEX EN>(0x162,D2)启用。