ZHCSXJ8B
December 2024 – June 2025
ADC3648
,
ADC3649
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
器件比较
5
引脚配置和功能
6
规格
6.1
绝对最大额定值
6.2
ESD 等级
6.3
建议运行条件
6.4
热性能信息
6.5
电气特性 - 功耗
6.6
电气特性 - 直流规格
6.7
电气特性 - 交流规格 (ADC3648 - 250MSPS)
6.8
电气特性 - 交流规格 (ADC3649 - 500MSPS)
6.9
时序要求
6.10
典型特性,ADC3648
6.11
典型特性,ADC3649
7
参数测量信息
8
详细说明
8.1
概述
8.2
功能方框图
8.3
特性说明
8.3.1
模拟输入
8.3.1.1
奈奎斯特区域选择
8.3.1.2
模拟前端设计
8.3.2
采样时钟
8.3.3
多芯片同步
8.3.3.1
SYSREF 监测器
8.3.4
时间戳
8.3.5
超范围
8.3.6
外部电压基准
8.3.7
数字增益
8.3.8
抽取滤波器
8.3.8.1
不同的抽取率
8.3.8.2
抽取滤波器响应
8.3.8.3
抽取滤波器配置
8.3.8.4
数控振荡器 (NCO)
8.3.9
数字接口
8.3.9.1
并行 LVDS
8.3.9.2
具有抽取功能的串行 LVDS (SLVDS)
8.3.9.2.1
SLVDS - 状态位插入
8.3.9.3
输出数据格式
8.3.9.4
32 位输出分辨率
8.3.9.5
输出扰频器
8.3.9.6
输出 MUX
8.3.9.7
测试图形
8.4
器件功能模式
8.4.1
低延迟模式
8.4.2
数字通道平均
8.4.3
断电模式
8.5
编程
8.5.1
GPIO 编程
8.5.2
寄存器写入
8.5.3
寄存器读取
8.5.4
器件编程
8.5.5
寄存器映射
8.5.6
寄存器详细说明
9
应用和实施
9.1
应用信息
9.2
典型应用
9.2.1
宽带频谱分析仪
9.2.2
设计要求
9.2.2.1
输入信号路径
9.2.2.2
时钟
9.2.3
详细设计过程
9.2.3.1
采样时钟
9.2.4
应用性能曲线图
9.3
初始化设置
9.4
电源相关建议
9.5
布局
9.5.1
布局指南
9.5.2
布局示例
10
器件和文档支持
10.1
文档支持
10.1.1
第三方产品免责声明
10.2
接收文档更新通知
10.3
支持资源
10.4
商标
10.5
静电放电警告
10.6
术语表
11
修订历史记录
12
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
RTD|64
MPQF141C
散热焊盘机械数据 (封装 | 引脚)
RTD|64
QFND625
订购信息
zhcsxj8b_oa
zhcsxj8b_pm
1
特性
14 位、双通道 250MSPS 和 500MSPS ADC
噪声频谱密度:-158.5dBFS/Hz
热噪声:74.5dBFS
单核(非交错)ADC 架构
功耗:
300mW/通道 (500MSPS)
250mW/通道 (250MSPS)
孔径抖动:75fs
经缓冲的模拟输入
可编程 100Ω 和 200Ω 端接
满量程输入:2Vpp
全功率输入带宽 (-3dB):1.4GHz
频谱性能(f
IN
= 70MHz,-1dBFS):
SNR:73.8dBFS
SFDR HD2,3:84dBc
SFDR 最严重毛刺:90dBFS
数字下变频器 (DDC)
最多四个独立的 DDC
复数和实数抽取
抽取率:/2、/4 至 /32768 抽取
48 位 NCO 相位相干跳频
DDR、串行 LVDS 接口
用于 DDC 旁路的 14 位并行 DDR LVDS
用于抽取的 16 位串行 LVDS
用于高抽取率的 32 位输出选项