ADC12DJ3200 ADC12DJxx00 | 德州仪器 TI.com.cn

ADC12DJ3200 (正在供货)

ADC12DJxx00

ADC12DJxx00 - ADC12DJ3200
 

描述

ADC12DJ3200 是一款射频采样千兆采样 ADC,支持从直流至 10GHz 的直接输入频率采样。在双通道模式下,ADC12DJ3200 支持的采样频率分别高达 3200MSPS;而在单通道模式下,支持的采样频率分别高达 6400MSPS。通道数(双通道模式)和奎斯特带宽(单通道模式)的可编程交换功能可用于开发灵活的硬件, 这些硬件能够满足高通道数或宽瞬时信号带宽应用的需求。8.0GHz 的全功率输入带宽 (-3dB),结合双通道和单通道模式下均超过 -3dB 点的可用频率,可对频率捷变系统的 L、S、C 和 X 频带进行直接射频采样。

ADC12DJ3200 采用具有多达 16 个串行通道和子类 1 兼容性的高速 JESD204B 输出接口,可实现确定性延迟和多器件同步。串行输出通道支持高达 12.8Gbps 的速率,并可配置交换位速率和通道数。 该器件 具有无噪声孔径延迟 (TAD) 调节和 SYSREF 窗口等创新的同步特性,简化了相控阵雷达和 MIMO 通信的系统设计。 采用双通道模式的可选数字下变频器 (DDC) 可以降低接口速率(实际和复杂抽取模式),支持数字化信号混合(仅复杂抽取模式)。

特性

  • ADC 内核:
    • 12 位分辨率
    • 单通道模式下采样率高达 6.4GSPS
    • 双通道模式下采样率高达 3.2GSPS
  • VCMI 为 0V 的缓冲模拟输入
    • 模拟输入带宽 (-3dB):8.0GHz
    • 可用输入频率范围:>10GHz
    • 满量程输入电压(VFS,默认值):0.8VPP
  • 本底噪声(无信号,VFS = 1.0VPP):
    • 双通道模式:-151.8dBFS/Hz
    • 单通道模式:-154.6dBFS/Hz
  • 无噪声孔径延迟 (TAD) 调节
    • 采样精度控制:19fs 步长
    • 温度和电压不变延迟
  • 易用同步 特性
    • 自动 SYSREF 计时校准
    • 样片标记时间戳
  • JESD204B 串行数据接口
    • 支持子类 0 和 1
    • 最大通道速率:12.8Gbps
    • 多达 16 个通道可降低通道速率
  • 采用双通道模式的数字下变频器
    • 实际输出:DDC 旁路或双倍抽取
    • 复杂输出:4 倍、8 倍或 16 倍抽取
    • 每个 DDC 有四个独立的 32 位 NCO
  • 功耗:3.0W
  • 电源:1.1V、1.9V

All trademarks are the property of their respective owners.

查看更多内容

参数 与其它产品相比 高速 ADCs (>10MSPS)

 
Sample Rate (Max) (MSPS)
Features
Resolution (Bits)
Number of input channels
SNR (dB)
ENOB (Bits)
SFDR (dB)
Power Consumption (Typ) (mW)
Input Range (Vp-p)
Interface
Operating Temperature Range (C)
Analog Input BW (MHz)
Input Buffer
Package Group
Package Size: mm2:W x L (PKG)
Rating
SINAD (dB)
Architecture
DNL (Typ) (+/-LSB)
INL (Typ) (+/-LSB)
Reference Mode
ADC12DJ3200 ADC08DJ3200 ADC12DJ2700 ADC12DL3200
3200
6400    
3200
6400    
2700
5400    
3200
6400    
Ultra High Speed     Ultra High Speed     Ultra High Speed     Ultra High Speed    
12     8     12     12    
2
1    
2
1    
2
1    
2
1    
56.6     49.1     56.7     56.6    
9     7.8     9     9    
67     67
62    
71     67    
3000     2800     2700     3150    
0.8     0.8     0.8     0.8    
JESD204B     JESD204B     JESD204B     DDR LVDS
Parallel LVDS    
-40 to 85     -40 to 85     -40 to 85     -40 to 85    
8000     8000     8000     7800    
Yes     Yes     Yes     Yes    
FCBGA | 144     FCBGA | 144     FCBGA | 144     FCBGA | 256    
See datasheet (FCBGA)     See datasheet (FCBGA)     See datasheet (FCBGA)     See datasheet (FCBGA)    
Catalog     Catalog     Catalog     Catalog    
56     48.7     56     56    
Folding Interpolating     Folding Interpolating     Folding Interpolating     Folding Interpolating    
0.3     0.15     0.7
-0.3    
0.3    
2.5     0.3     2     3    
Int     Int     Int     Int