TIDA-01024

适用于雷达和 5G 无线测试仪的高通道数 JESD204B 菊链时钟参考设计

TIDA-01024

设计文件

概述

高速多通道应用需要低噪声、可扩展且可进行精确通道间偏斜调节的时钟解决方案,以实现最佳系统 SNR、SFDR 和 ENOB。此参考设计支持在菊链配置中增加 JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低于 10ps 的时钟间偏斜。此设计经过 TI ADC12DJ3200 EVM 在 3GSPS 环境中检测,具有改善的 SNR 性能,通道间偏斜低于 50ps。本文对所有重要设计理论都进行了阐释说明,可指导用户完成器件选择流程和设计优化。最后,此设计还包含原理图、板布局、硬件测试和测试结果。

特性
  • 高频 (GSPS) 采样时钟生成
  • 符合 JESD204B 标准、具有高通道数且可扩展的时钟解决方案
  • 适用于射频采样 ADC/DAC 的低相位噪声时钟
  • 可配置相位同步,可在多通道系统中实现低偏斜
  • 支持 TI 高速转换器和采集卡(ADC12DJ3200EVM、TSW14J56/TSW14J57)
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

ZHCU423.PDF (1242 K)

参考设计概述和经过验证的性能测试数据

TIDRV60.PDF (1785 K)

设计布局和元件的详细原理图

TIDRV61.PDF (1228 K)

设计布局和元件的详细原理图

TIDRV62.PDF (193 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRV63.PDF (94 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRV64.PDF (1082 K)

元件放置方式设计布局的详细原理图

TIDRV65.PDF (644 K)

元件放置方式设计布局的详细原理图

TIDRV68.ZIP (16987 K)

IC 元件的 3D 模型和 2D 图纸使用的文件

TIDRV69.ZIP (7976 K)

IC 元件的 3D 模型和 2D 图纸使用的文件

TIDCED9.ZIP (6569 K)

包含设计 PCB 物理板层信息的设计文件

TIDCEE0.ZIP (2080 K)

包含设计 PCB 物理板层信息的设计文件

TIDRV66.PDF (7468 K)

用于生成 PCB 设计布局的 PCB 层图文件

TIDRV67.PDF (4389 K)

用于生成 PCB 设计布局的 PCB 层图文件

产品

在设计中包括 TI 产品和可能的替代产品。

AC/DC 和 DC/DC 转换器(集成 FET)

TPS543182.95V 至 6V 输入、3A 同步降压 SWIFT™ 转换器

数据表: PDF | HTML
LVDS、M-LVDS 和 PECL IC

DS90LV028AQ-Q1汽车类 LVDS 双通道差动线路接收器

数据表: PDF | HTML
MOSFET

CSD15571Q2采用 2mm x 2mm SON 封装的单通道、19.2mΩ、20V、N 沟道 NexFET™ 功率 MOSFET

数据表: PDF
与门

SN74LVC1G08单通道、2 输入、1.65V 至 5.5V 32mA 驱动强度与门

数据表: PDF
射频 PLL 与合成器

LMX2594具有相位同步功能且支持 JESD204B 的 15GHz 宽带 PLLatinum™ 射频合成器

数据表: PDF | HTML
振荡器

LMK61E2156.250MHz、±50ppm、超低抖动、集成式 EEPROM、完全可编程振荡器

数据表: PDF | HTML
数字温度传感器

LM95233采用 TruTherm 技术且具有 SMBus 接口的 ±2°C 双路远程和本地温度传感器

数据表: PDF
时钟抖动清除器

LMK04828具有集成式 2370 至 2630MHz VCO0 且符合 JESD204B 标准的超低噪声时钟抖动消除器

数据表: PDF | HTML
时钟缓冲器

LMK00304具有 4 个可配置输出的 3.1GHz 差动时钟缓冲器/电平转换器

数据表: PDF | HTML
模拟开关和多路复用器

SN74CBTLV3257具有局部断电模式的 3.3V、2:1 (SPDT)、4 通道模拟开关

数据表: PDF | HTML
模拟开关和多路复用器

SN74LVC2G535V、2:1 (SPDT)、单通道、通用模拟开关(采用 NanoFree™ 封装)

数据表: PDF | HTML
模拟开关和多路复用器

TMUX1574具有断电保护功能和 1.8V 输入逻辑的 5V、2:1 (SPDT)、4 通道模拟开关

数据表: PDF | HTML
电子保险丝和热插拔控制器

TPS259254.5V 至 5.5V、30mΩ、2A 至 5A 电子保险丝

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TLV702具有使能功能的 300mA、高 PSRR、低 IQ、低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A47具有使能功能的 1A、36V、低噪声、高 PSRR、低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A8300具有电源正常指示功能的 2A、低输入电压、低噪声、高精度超低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A90500mA、低噪声、高 PSRR、高精度、可调节超低压降稳压器

数据表: PDF | HTML
高速 ADC (≥10MSPS)

ADC12DJ320012 位双通道 3.2GSPS 或单通道 6.4GSPS 射频采样模数转换器 (ADC)

数据表: PDF | HTML

开始开发

软件

评估模块 (EVM) 用 GUI

TIDCEE1 TIDA-01024 HSDC TID GUI

技术文档

未找到结果。请清除搜索,并重试。
查看所有 2
类型 标题 下载最新的英文版本 日期
技术文章 Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 2019年 6月 4日
设计指南 适用于雷达和5G 无线测试仪的高通道数JESD204B 菊链时钟 参考设计 英语版 2018年 1月 11日

相关设计资源

硬件开发

评估板
ADC12DJ3200EVM ADC12DJ3200 12 位双通道 3.2GSPS 或单通道 6.4GSPS 射频采样 ADC 评估模块

参考设计

参考设计
TIDA-01021 适用于 DSO、雷达和 5G 无线测试仪的多通道 JESD204B 15GHz 时钟参考设计 TIDA-01022 适用于 DSO、雷达和 5G 无线测试系统的灵活 3.2GSPS 多通道 AFE 参考设计 TIDA-01023 适用于雷达和 5G 无线测试仪的高通道数 JESD204B 时钟生成参考设计

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频